ispLEVER 软件使用文档ispLEVER 软件使用文档.doc

ispLEVER 软件使用文档ispLEVER 软件使用文档.doc

  1. 1、本文档共29页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ispLEVER 软件使用文档ispLEVER 软件使用文档

目录 第一节ispLEVER 简介 第二节 LEVER 开发工具的FPGA设计输入方法 第三节ModelSim 的使用方法 第四节 设计的实现 第 一 节 ispLEVER 简 介 ispLEVER 是Lattice 公司必威体育精装版推出的一套EDA软件。提供设计输入、HDL综合、验证、器件适配、布局布线、编程和在系统设计调试。设计输入可采用原理图、硬件描述语言、混合输入三种方式。能对所设计的数字电子系统进行功能仿真和时序仿真。软件中含有不同的工具,适用于各个设计阶段。软件包含Synplicity公司的“Synplify”、Exemplar Logic公司的“Leonado”综合工具和Lattice的ispVM器件编程工具。ispLEVER软件提供给开发者一个有力的工具,用于设计所有莱迪思可编程逻辑产品。软件不仅支持所有Lattice公司的ispLSI 、MACH、ispGDX、ispGAL、GAL器件,还支持莱迪思新的FPGA、FPSC、ispXPGATM和ispXPLDTM产品系列。这使得ispLEVER的用户能够设计所有Lattice公司的业界领先的FPGA、FPSC、CPLD产品而不必学习新的设计工具。 软件主要特征: 1. 输入方式 * 原理图输入 * ABEL-HDL输入 * VHDL输入 * Verilog-HDL输入 * EDIF输入 * 原理图和硬件描述语言混合输入 逻辑模拟 * 功能模拟 * 时序模拟 编译器 * 结构综合、映射、自动布局和布线 支持的器件 * 含有支持ispLSI器件的宏库及MACH器件的宏库、TTL库 * 支持所有ispLSI、MACH、ispGDX、ispGAL、GAL、EC、ECP、EC-XP、SC、ORCA FPGA/FPSC、ispXPGA和ispXPLD器件 5. 工具 * Preference Editor、Module Manager、TCL、Floorplanner、EPIC Device Editor和Constraints Editor 6. ispVM工具 * 对CPLD器件进行编程 第二节 ispLEVER开发工具的FPGA设计输入方法 启动ispLEVER(按Start=Programs=Lattice Semiconductor=ispLEVER菜单) 创建一个新的设计项目 1. 选择菜单File。 2. 选择New Project...。 3. 在Create New Project对话框的Project Name栏中,键入项目名d:\user\demo.syn。在Project type栏中选择Schematic/VHDL(ispLEVER软件支持Schematic/ABEL、Schematic/VHDL、Schematic/Verilog、EDIF输入)。即可看到如下窗口。 图2.1 ispLEVER System Project Navigator主窗口 此时,在 ispLEVER System Project Navigator主窗口中,显示一个对话框,这是要你选择综合器。 图2.2选择综合器 在该对话框选择Synplify,然后按OK。你可以看到默认的项目名和器件型号: Untitled and ispLSI5256VE-165LF256。 图2.3默认的器件型号 4. 双击ispLSI5256VE-165LF256, 你会看到Device Selector对话框(如图2.4所示)。 在Select Device窗口中选择FPGA器件。 6. 按动器件目录中的滚动条,直到找到并选中器件LFEC20E。 图2.4 选择FPGA器件 7. 揿OK按钮,选择这个器件。 在软件弹出的如图2.5所示的Confirm Change窗口中,按Yes按钮。 图2.5 Confirm Change窗口 III. VHDL设计输入的操作步骤 本例中,选择VHDL类型。若是Verilog设计输入,则选择Verilog HDL类型。 将该工程文件存盘为demo.syn。 在ispLEVER System Project Navigator主窗口中,选择Source=New菜单。在弹出的New Source对话框中,选择VHDL Module类型。 图2.6 选择 VHDL Module 此时,软件会产生一个如图2.7所示的New VHD

文档评论(0)

vshoulrengb3 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档