网站大量收购独家精品文档,联系QQ:2885784924

maxplus 2 原理图输入设计方法.ppt

  1. 1、本文档共71页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
maxplus 2 原理图输入设计方法

步骤7:编程下载 (1) 下载方式设定。 图4-18 设置编程下载方式 在编程窗打开 的情况下选择 下载方式设置 选择此项下 载方式 步骤7:编程下载 (1) 下载方式设定。 图4-18 设置编程下载方式 (2) 下载。 图4-19 向EF1K30下载配置文件 下载(配置) 成功! 若键8、7 为高电平 进位“co”为‘1’ 和“so”为‘0’ 选择电路 模式为“6” 模式选择键 步骤8:设计顶层文件 (1) 仿照前面的“步骤2”,打开一个新的原理图编辑窗口 图4-20 在顶层编辑窗中调出已设计好的半加器元件 (2) 完成全加器原理图设计,并以文件名f_adder.gdf存在同一目录中。 (3) 将当前文件设置成Project,并选择目标器件为EPF10K10LC84-4。 (4) 编译此顶层文件f_adder.gdf,然后建立波形仿真文件。 图4-21 在顶层编辑窗中设计好全加器 (5) 对应f_adder.gdf的波形仿真文件,参考图中输入信号cin、bin和ain输入信号电平的设置,启动仿真器Simulator,观察输出波形的情况。 (6) 锁定引脚、编译并编程下载,硬件实测此全加器的逻辑功能。 图4-22 1位全加器的时序仿真波形 4.1.2 设计流程归纳 图4-23 MAX+plusII一般设计流程 4.1.3 补充说明 1. 编译窗口的各功能项目块含义 Compiler Netlist Extractor Database Builder Logic Synthesizer Partitioner Timing SNF Extractor Fitter Assembler 2. 查看适配报告 4.2 2位十进制数字频率计设计 4.2.1 设计有时钟使能的两位十进制计数器 (1) 设计电路原理图。 图4-24 用74390设计一个有时钟使能的两位十进制计数器 (2) 计数器电路实现 图4-25 调出元件74390 图4-26 从Help中了解74390的详细功能 (3) 波形仿真 图4-27 两位十进制计数器工作波形 4.2.2 频率计主结构电路设计 图4-28 两位十进制频率计顶层设计原理图文件 图4-29 两位十进制频率计测频仿真波形 4.2.3 测频时序控制电路设计 图4-30 测频时序控制电路 图4-31 测频时序控制电路工作波形 4.2.4 频率计顶层电路设计 图4-32 频率计顶层电路原理图(文件:ft_top.gdf) 图4-33 频率计工作时序波形 4.2.5 设计项目的其他信息和资源配置 (1) 了解设计项目的结构层次 图4-34 频率计ft_top项目的设计层次 (2) 了解器件资源分配情况 图4-35 适配报告中的部分内容 图4--36 芯片资源编辑窗 (3) 了解设计项目速度/延时特性 图4-37 寄存器时钟特性窗 图4-38 信号延时矩阵表 (4) 资源编辑 (5) 引脚锁定 图 4-39 Device View窗 LCs手工分配: 图4-40 适配器设置 图4-41 手工分配LCs * * 第4章 原理图输入设计方法 4.1 1位全加器设计向导 4.1.1 基本设计步骤 步骤1:为本项工程设计建立文件夹 注意: 文件夹名不能用中文,且不可带空格。 为设计全加器 新建一个文 件夹作工作库 文件夹名取为 My_prjct 注意,不可 用中文! 步骤2:输入设计项目和存盘 图4-1 进入MAX+plusII,建立一个新的设计文件 使用原理图输入 方法设计,必须 选择打开原理图 编辑器 新建一个设 计文件 图4-2 元件输入对话框 首先在这里用鼠标 右键产生此窗,并 选择“Enter Symbol” 输入一个元件 然后用鼠标双 击这基本硬件库 这是基本硬件库 中的各种逻辑元件 也可在这里输入 元件名,如2输 入与门AND2,输 出引脚: OUTPUT 图4-3 将所需元件全部调入原理图编辑窗 连接好的原理图 输出引脚: OUTPUT 输入引脚: INPUT 将他们连接 成半加器 图4-4 连接好原理图并存盘 首先点击这里 文件名取为: h_adder.gdf 注意,要存在 自己建立的 文件夹中 步骤3:将设计项目设置成工程文件(PROJECT) 图4-5 将当前设计文件设置成工程文件 首先点击这里 然后选择此项, 将当前的原理图 设计文件设置成 工程 最后注意此路 径指向的改变 注意,此路径指 向当前的工程! 步骤4:选择目标器件并编译 图4-6 选择最后实现本项设计的目标器件 首先选择这里 器件系列选择 窗,选择ACEX1K 系列 根据实验板上的 目标器件型号选 择,如选EP1K30 注意,首先消去 这里的勾,以便

文档评论(0)

pangzilva + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档