数字钟EDA课程设计.doc

  1. 1、本文档共22页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字钟EDA课程设计

课程设计任务书 学生姓名: 专业班级: 指导教师: 李成军 工作单位: 信息工程学院 题 目: 数字钟 设计目的: 1、掌握在QuartusⅡ软件的使用方法,并能熟练的在QuartusⅡ环境中运用VHDL语言完成一些简单程序的设计; 2、掌握数字钟的主要功能与在FPGA中的实现方法。 要求完成的主要任务: 1、课程设计工作量:1周。 2、技术要求: (1)设计一个6位LED动态扫描显示的数字钟,根据一个控制键能选择显示时、分、秒或年、月、日; (2)通过拨码开关可以进行时、分、年、月、日的调整,可以实现翻屏; 3、查阅至少5篇参考文献。按《武汉理工大学课程设计工作规范》要求撰写设计报告书。全文用A4纸打印,图纸应符合绘图规范。 时间安排: 1、 2012 年 6 月 11日集中,作课设具体实施计划与课程设计报告格式的要求说明。 2、 2012 年 6 月 12日,查阅相关资料,学习电路的工作原理。 2、 2012 年 6 月 12 日 至 2012 年 6 月 15 日,方案选择和电路设计。 2、 2012 年 6 月 20 日 至 2012 年 6 月 21 日,电路调试和设计说明书撰写。 3、 2011 年 6 月 22日上交课程设计成果及报告,同时进行答辩。 指导教师签名: 年 月 日 系主任(或责任教师)签名: 年 月 日 目 录 摘 要 I Abstract II 1 绪论 1 2 设计内容及要求 1 2.1设计目的及主要任务 1 2.1.1设计目的 1 2.1.2 设计任务及要求 1 2.2设计思想 1 3 数字钟的设计 2 3.1 设计原理与方法 2 3.2 单元模块设计 2 3.2.1时间走动与修改 2 3.2.2消抖电路 3 3.3.3 数据选择 3 3.2.4 数码管 3 4 电路仿真与硬件调试 3 4.1 电路仿真 3 4.2 硬件调试 6 5 总结与心得体会 6 参考文献 8 附录 实验所用程序 9 本科生课程设计成绩评定表 17 摘 要 伴随着计算机、集成电路和电子设计技术的发展,EDA技术在过去的几十年里取得了巨大的进步。EDA技术使得设计者的工作仅限于利用软件的方式,即利用硬件描述语言和EDA软件Quartus Ⅱ等即可完成对系统硬件功能的实现。EDA技术研究的对象是电子设计的全过程,有上到下依次包括了系统级、电路级和物理级三个层次。 本设计是通过Quartus ⅡAbstract ??Along with computers, integrated circuits and electronic design technology development, EDA technology in the past few decades has made tremendous progress. EDA technology allows designers to work is limited to the use of software methods, namely, the use of hardware description languages and EDA software, Quartus Ⅱ and other functions to complete the implementation of the system hardware. EDA technology research object is the whole process of electronic design, there are up to the next turn, including system-level, circuit level and physical level three levels. The design is by Quartus Ⅱ software, VHDL language programming and CPLD chip to achieve a common digital clock, the digital clock according to a control keys can choose to display hours, minutes and seconds or year, month, day, and can d

文档评论(0)

xjj2017 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档