- 1、本文档共3页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA设计实践考核方案定稿
信息工程学院课程实践考核4-2015学年第二学期 考核时间:2015年6月27日
课程名称: 课程编号:
授课班级: 学 分:
课程性质: 任课教师:郭华
一、考核目的,学生掌握基本的,提高代码的odelsim和uartus软件的基本功能使用odelsim进行设计仿真及uartus进行设计综合的基本二、考核内容及要求两题中任选一题,使用verilog进行模块设计,并使用Modelsim进行设计及进行设计
第一题:转余三码加法器设计要求如下
设计模块实现,out} = in1 + in2;
in1、in2分别为设计的四位输入out为设计的四位输出c为设计的标志位,若有进位c为1,否则为
in1、in2采用BCD码输入,out采用余三码输出
使用Modelsim分别仿真in1 = 3、in2 = 4时以及in1=7,in2=8时的模块输出
使用Quartus综合设计模块,选择in1选择KEY[0]-KEY[3],in2选择KEY[4]-KEY[7],out选择0]-LED[3],c选择7]。
第二题:,要求如下。
模块实现输入时钟
输出时钟占空比为%;
odelsim进行仿真时要求输入时钟频率为z;
使用Quartus综合模块,芯片选择输入引脚z,时钟输出引脚选择0],复位引脚选择为低电平复位中给出了部分提示,如需其它信号自行添加。 、主要是学生对的及运用情况,以及使用odelsim对设计进行和uartus进行综合的流程。要求按照上述要求代码编写、仿真及综合
任选一题设计要求使用进行实现
按照设计要求,使用odelsim进行设计仿真
设计要求,使用uartus进行设计综合提交一份工作目录,命名为 -专业-姓名-学号目录中文件夹,及仿真文件目录、odelsim仿真目录、uartus综合目录目录及仿真目录中包含设计文件和测试文件,odelsim仿真目录包含odelsim工程,uartus综合目录包含整个uartus工程截图目录包含一份word文档,命名为-专业-姓名-学号.doc,包文件和测试文件odelsim仿真结果、uartus引脚分配图EDA设计》实践考核标准与成绩报告单
2014-2015学年度第二学期期末
排课编号: 批阅日期: 年 月 日
姓名 班级 学号 评分标准及
得分 评价项目 评分标准 满分 得分 备注 设计文件编写编写文件,
编译错误扣odelsim进行设计仿真仿真得,
编译错误扣,
仿真数据,扣不正确扣
第二题中,不为%扣,仿真结果不正确扣,uartus进行设计综合综合,
编译错误扣,
分配引脚扣
文档评论(0)