07-第7章 时钟配置.docVIP

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
07-第7章 时钟配置

目 录 第7章 时钟配置 7-1 7.1 概述 7-1 7.1.1 时钟同步简介 7-1 7.1.2 时钟同步实现 7-1 7.2 时钟配置详解 7-2 7.2.1 配置时钟源 7-2 7.2.2 设置时钟源优先级 7-3 7.2.3 设置时钟切换模式 7-4 7.2.4 查询时钟信息 7-4 7.2.5 设置网络线路接口发送时钟 7-6 7.2.6 常用单板的时钟相关配置 7-6 7.3 时钟配置实例 7-7 7.3.1 组网说明 7-7 7.3.2 数据规划 7-7 7.3.3 配置过程 7-8 时钟配置 概述 时钟同步简介 在MD5500和其它设备组成的数字网中要解决的首要问题便是时钟同步问题。时钟同步的目的是使网中各节点的时钟频率和相位都限制在预先确定的容差范围内,以免由于数字传输系统中信号收/发定位不准确而导致传输性能劣化。 解决数字网同步有两种方法:伪同步和主从同步。 伪同步:是指数字交换网中各数字交换局在时钟上相互独立,毫无关联。各数字交换局的时钟都具有极高的精度和稳定度,一般用铯原子钟。由于时钟精度高,网内各局的时钟虽不完全相同(频率和相位),但误差很小,接近同步,故称之为伪同步。伪同步方式主要用于国际数字网中,即不同国家之间的数字网采取伪同步的方式。 主从同步:指网内设置一个时钟主局,配有高精度时钟。网内其它各局均受控于该时钟主局(即跟踪主局时钟,以主局时钟为定时基准),并且逐级下控,直到网络中的末端网元终端局。 时钟同步实现 MD5500通常采用主从同步方式实现与组网设备的时钟同步。时钟同步的具体实现方法如下: 首先,MD5500从线路侧提取上级设备下发的时钟信号作为系统参考时钟源,并将具有最高优先级的参考时钟源作为系统时钟。 然后通过背板将系统时钟下发给各个业务单板。 再通过业务单板将时钟信号传输给下一级网元。 MD5500设备存在三套完全独立的工作时钟体系:BITS(Building Integrated Timing Supply System)、SDH(Synchronous Digital Hierarchy)系统时钟和TDM(Time Division Multiplex)系统时钟。其中,BITS时钟由BITS设备通过同步链路传递给MD5500。SDH和TDMCKMB实现。时钟扣板CKMB扣在主控板ASX上,同时还负责参考时钟源的切换。 系统时钟配置的主要步骤如下: 选择连接上级设备的接口作为参考时钟源 分别设定TDM和SDH系统时钟参考时钟源的优先级顺序 查看两种系统时钟的状态 设置网络线路接口发送时钟 时钟配置详解 本节介绍时钟配置的方法,主要包括以下内容。 配置时钟源 设置时钟源优先级 设置时钟切换模式 查询时钟信息 设置网络线路接口发送时钟 常用单板的时钟相关配置 配置时钟源 使用命令clock source srcindex {frameid / slotid / portid [ces_clktype] [msu_clktype] | bitsid e1hzid}设定时钟参考源。 完成功能: 指定BITS(Building Integrated Timing Supply System)时钟为参考时钟源。 指定某框/槽/端口的输入时钟作为时钟模块的某路输入时钟源,目前支持作为时钟源的端口类型包括ATM光口、IMA端口、VPRING端口、CES E1端口、TDM E1端口、SDH端口,对于VP Ring光口,需要首先配置VP Ring后再配置时钟源。 指定从建立到CES UDT端口的PVC中恢复的时钟作为时钟扣板的某路输入时钟源,此时CES UDT端口的发送时钟必须为SRTS(Synchronous Residual Time Stamp)。 系统支持设置10个参考时钟源,这10个时钟源可以为任意的BITS时钟、TDM时钟和SDH时钟。时钟模块自动判断所指定的时钟源类别(BITS、TDM或SDH),并根据优先级将时钟源送到时钟模块作为参考源进行锁相。 例如:指定一个参考源1由0框12槽位号0端口提供。 huawei(config)#clock source 1 0/12/0 使用命令undo clock source sourceid清除指定的参考时钟源。使用命令display clock source显示参考时钟源的基本信息。 目前主机支持设置时钟源的单板有ASX、AIC、AIU、MSU和CES系列单板。 ASX主控板支持设置BITS时钟源。包括bits0、bits1,取值e1_clk还是hz_clk,必须与ASXA板上的S4/S5/S6的拨码设置一致(关于S4/S5/S6设置,请参见安装手册)。 AIC在带622M光扣板或者155M光扣板时,所有光口均可设置为时钟源。 AI

文档评论(0)

baoyue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档