基于单片机A╱D D╱A转换.doc

  1. 1、本文档共15页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于单片机A╱D D╱A转换

电子课程设计 报告题目:基于单片机A/D D/A转换 学 校: 学 院: 班 级: 姓 名: 学 号: 指导老师: 目录 一 课程设计目的------------------------------3 二 芯片简介-----------------------------------3 (一)OP37芯片引脚图与功能简介 (二) A/D转换芯片ADC0804引脚图与功能简介 (三)8051单片机引脚图与引脚功能简介 (四)D/A转换芯片DAC8032引脚图与功能简介 三 子模块设计及硬件电路连接---------9 (一)信号源 (二)单片机模块 (三)A/D转换模块 (四)D/A转换模块 四 总电路图-----------------------------19 五 课程设计总结---------------------------21 六 参考书目--------------------------------- 21 一 设计内容: 1.信号源:利用电路产生一个频率为10k,幅值为±5v的模拟正弦信号; 2.AD采集电路:对该信号进行16位的采样,转换成数字信号,请选择合适的AD器件并完成电路设计; 3.单片机电路:选用合理的单片机,设计单片机最小系统的电路,包含有键盘电路、LED数码管显示电路、复位电路、时钟晶振电路;(20分) DA输出电路:假设将输入的信号同时输出,请选择合适的DA器件并完成电路设计 二、芯片简介 (一)正弦波生成模 1. 特征 (1) 低噪声,80nV p-p(0.1赫兹到10赫兹) (2) 低漂移,0.2纳伏每摄氏度 (3) 高速,17 V /u S的转换率 (4) 63 MHz的增益带宽 (5) 低输入失调电压,10n V (6) 优秀的CMRR,126分贝(拱11 V的电压) (7) 高开环增益,1.8万 (8) 替换725,OP-07,SE5534在收益 5 2. 概述 该OP37 与OP27提供的同样高的性能,但设计优化与收益大于电路 5(SE5534 In Gains 5),这种设计变更增加转换率至17 V / uS和增益带宽积为63兆赫。该OP37提供了低失调和漂移的OP07加上较高的速度和更低的噪音。偏移至25uV和漂移0.6uV / ?C最大为理想精度OP37仪器仪表应用。噪音极低(En= 3.5纳伏/ @ 10赫兹),低1 / f噪声转角频率。2.7赫兹和最高达到1.8亿,允许精确的高增益 高增益放大的低电平信号。低输入偏置电流和失调10 nA的7 nA的电流是通过使用一个偏置电流消除电路。以上军事温度范围这通常拥有电流Ib和内部电流Ios分别至20 nA和15 nA。输出级具有良好的负驱动能力。确保为10 V摆幅为600ù,低失真输出使OP37专业音频应用的理想选择。PSRR及CMRR超过120分贝。这些特点,加上长期漂移为0.2ìV/月,允许电路设计者达到的性能水平达到以前只有分立式设计。低成本,大批量的生产是通过OP37使用片上齐纳扎普修整。这种可靠和稳定的偏移微调方案已经证明了其有效性多年生产历史。OP37带来的低噪声仪器型性能这些不同的应用,麦克风,磁头,和美国唱片工业协会唱机前置放大器,高速数据信号调理 (二)A/D转换模块 ?ADC0804是带有8位A/D转换器、8路多路开关以及微处理机兼容的控制逻辑的CMOS组件。它是逐次逼近式A/D转换器,可以和单片机直接接口。? (1)ADC080的内部逻辑结构 ??? (2).?ADC0809引脚结构 1,所谓 A/D 转换器就是模拟/数字转换器(ADC),是将输入的模拟信号转换成数字信号。信号输入端可以 是传感器或转换器的输出,而 ADC 的数字信号也可能提供给微处理器,以便广泛地应用。 2,ADC0804 的规格及引脚图 8 位 COMS 依次逼近型的 A/D 转换器.引脚图及说明见图 1 三态锁定输出 存取时间:135US 分辨率:8 位 转换时间:100US 总误差:正负 1LSBCs 选择信号 /RD 外部读取转换结果的控制输出信号。/RD 为 HI 时,DB0~DB7 处理高阻抗:/RD 为 LO 时,数字数据才会 输出。 /WR:用来启动转换的控制输入,相当于 ADC 的转换开始(/CS=0 时),当/WR 由 HI 变为 LO 时,转换器被清 除:当/WR 回到

您可能关注的文档

文档评论(0)

yurixiang1314 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档