- 1、本文档共63页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
4 5章习题课
习题课 组合逻辑电路的分析方法 例题1: 分析: 综合: 逻辑关系1: 例题2: 组合逻辑电路的设计方法 例题1: 2、用74LS138实现: 16线/4线优先编码器的设计: 16线/4线优先编码器: 八线—三线优先编码器74LS148的真值表 例题2: 2、用74LS148实现: 改进电路: 用译码器设计组合逻辑电路 例:利用74LS138设计一个多输出的组合逻辑电路,输出逻辑函数式为: 显示译码器7448 例题3: 四位数值比较器——CC14585: 用加法器设计组合电路 例:将BCD的8421码转换为余3码 用加法器设计组合电路 例:将BCD的余3码转换为8421码 用加法器设计组合电路 例:将BCD的余3码显示 触发器和时序逻辑电路的分析 例题2 例题3: 例题4: 例题5: 时序逻辑电路中画时序图: 时序图: 时序图: 时序图: 时序图: 时序图: 时序逻辑电路中省略状态方程,画时序图: 时序图: 时序逻辑电路画状态图: 时序逻辑电路列状态表: 例题6: 例题6 例题7: 逻辑电路: 分析: 分析: 分析: S3 A0 A1 A2 A3 S2 CO S1 283(1) CI S0 B0 B1 B2 B3 A0 A1 A2 A3 S3 CO S2 CI 283(2) S1 B0 B1 B2 B3 S0 y3 y2 y1 y0 C y7 y6 y5 y4 求和:第1个时钟后:Y=M+N 即: cy7y6y5y4y3y2y1y0=0000m3m2m1m0+0000n3n2n1n0 第2个时钟后:Y=2M+2N 即: cy7y6y5y4y3y2y1y0=000m3m2m1m00+000n3n2n1n00 第3个时钟后:Y=4M+2N 即:cy7y6y5y4y3y2y1y0=00m3m2m1m000+000n3n2n1n00 第4个时钟后:Y=8M+2N 即:cy7y6y5y4y3y2y1y0=000m3m2m1m00+000n3n2n1n00 进制4位超前进位加法器(74LS283) 0 1 1 0 1 1 0 0 1 1 0 1 0 0 0 1 0 0 1 1 1 0 0 1 0 1 0 1 1 1 1 0 1 0 0 1 0 1 1 0 0 0 0 1 1 0 1 0 1 1 1 0 0 0 1 0 1 0 1 0 0 1 0 0 0 0 1 0 1 0 0 0 1 1 0 0 0 0 0 0 Y0 Y1 Y2 Y3 A B C D 输 出 输 入 Y3Y2Y1Y0=DBCA-0011=DCBA+1100+1 1 1 0 0 0 1 1 0 0 0 0 1 1 1 0 1 1 0 0 1 0 0 1 1 1 1 1 0 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 0 0 0 1 0 0 1 0 1 1 1 0 0 1 0 0 1 0 1 0 1 0 0 0 0 0 1 0 0 0 0 0 1 1 0 0 Y0 Y1 Y2 Y3 A B C D 输 出 输 入 1 0 1 0 7448 例题1:分析图示电路。 ? ? R S Qn Qn 时钟的作用: (1)当CP=0时:Qn+1=Qn。输出状态保持不变。 (2)当CP=1时: CP Qn+1 0 1 0 0 Qn S R 0 0 Qn+1=Qn 0 1 保持 0 1 0 1 1 0 Qn+1=0 Qn+1=1 1 1 1 态 1 0 0 1 0 1 Qn+1=0 Qn+1=1 0 0 0 态 1 1 0 1 1 1 Qn+1=0 Qn+1=0 0* 0* 不 定 分析 ? ? R S Qn Qn CP 0 1 0 1 0 1 0 1 Qn 0 0 1 1 1 0 1 0 0 1 0 0 1 1 0 0 0 1 0 0 0 0 1 1 Qn+1 Qn+1 S R Qn+1 特性方程 (1)分析时钟的有效区间; 认识触发器: 同步触发器(时钟等于1或时钟等于0时有效) (2)分析时钟的有效边沿; 认识触发器: 延迟触发器(时钟下降沿有效) (3)分析时钟的有效边沿; 认识触发器: 边沿触发器(时钟下降或上升沿有效) (4)检查置位或复位信号; 认识触发器: R D C1 S ∧ Q S R
文档评论(0)