1 超高速CMOS 动态负载分频器设计及研究邓文娟1 雷鑑铭2 朱兆优1 (东.pdfVIP

1 超高速CMOS 动态负载分频器设计及研究邓文娟1 雷鑑铭2 朱兆优1 (东.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1 超高速CMOS 动态负载分频器设计及研究邓文娟1 雷鑑铭2 朱兆优1 (东

超高速 CMOS动态负载分频器设计及研究 邓文娟 1 雷鑑铭 2 朱兆优 1 (东华理工大学电子与机械工程学院,3440001 2 华中科技大学电子科学与技术系,430074 ) 摘要:在比较反转触发器(TFF )的各种结构的基础上,给出了一种单时钟信号控制实现超 高速分频的电路结构,以及具体设计过程。分频器使用动态负载,输出两路互补信号。采用 SMIC 0.18 um 1P6M CMOS工艺,在电源电压为1.8 V的情况下,仿真实现了工作速度10 GHz(可工作频率范围为1~13.5 GHz)、功耗仅为3.1 mW的二分频器,可用于超高速锁相环、 时钟数据恢复设计中。 关键词:CMOS分频器;反转触发器;单时钟信号;动态负载。 中图分类号: TN4 文献标识码:A Design and Research of Super-high Speed Dynamic Frequency divider 1 2 1 DENG Wen-juan , LEI Jian-ming ,ZHU Zhao-you (Department of Electronic Mechanical Engineering, East China Institute of Technology, 1 344000) (Department of Electronic Science Technology, Huazhong University of Science and 2 Technology, 430074) Abstract: On the basis of comparing to each kind of structure of toggle flip-flop(TFF),a super-high speed frequency divider circuit structure and it’s specific design process is presented, which controlled by single clock signal to achieve. The divider output two channels of complementary signals, with dynamic load. Based on SMIC 0.18 um 1P6M CMOS, the device is simulated with software of Cadence-Spectre. Simulation shows that, with a 1.8V supply voltage, the frequency divider operates well in the frequency range from 1GHz to 13.5GHz, only 3.1mW power consumption.This frequency divider can be used to the circuit design of high speed phase-locked loop and clock and data recovery 。 Key: CMOS frequency divider; Toggle flip-flop; Single clock signal controlling; Dynamic loading. 0. 引言 分频电路在频率合成、光纤通信、无线通信等系统中有着广泛应用。在高速通讯系统中, 当数据传输速率达到或超过10G

文档评论(0)

baoyue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档