网站大量收购闲置独家精品文档,联系QQ:2885784924

微机原理课件-第2章s5.ppt

  1. 1、本文档共111页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微机原理课件-第2章s5

标志寄存器FR CF -进位标志:有进位CF=1,无进位CF=0 PF-奇偶标志:运算结果“1” 的个数为偶数PF=1 AF-辅助进位标志:第3位向第4位有进位时AF=1 ZF-零标志:运算结果为“0”ZF=1 SF-符号标志:运算结果为负数时SF=1 OF-溢出标志:运算结果超出规定范围OF=1 IF-中断标志:IF=1可屏蔽中断允许。 是计算机内部最小的时间单位, CPU完成一步完整操作的最小时间单位。 2、存取时间 存取时间又称存储器访问时间。即从启动存储器操作到完成该操作所需要的时间。 从发出读操作到读操作完成。 3、存储周期 启动两次独立的存储器操作时间所需的最小时间间隔。存储器在完成上一次操作后不能马上启动下一次存储器操作,需要有一定的延迟时间。叫存储周期,存储周期要大于存取时间。 采用MOS工艺的存储器,存取周期数为几十到几百ns以下,双极型RAM存取周期最快可达10ns以下。 把需要很高带宽的主存储器用存储总线单独与CPU相连 问题:外设到主存的数据传输必须通过CPU, 传输效率低,无法实现DMA传输 两种架构:南北桥、HUB(加速中心) 南北桥 北桥——提供PCI桥接、AGP接口、CPU/主存/高速缓存的连接 南桥——提供USB、IDE、FDD、HDD、串/并口及ISA桥接 例如:Intel 440BX、VIA694(KT133)+686B等 HUB GMCH——AGP接口、存储器通道 ICH——PCI桥接、IDE控制器、USB、串/并口 FWH——系统BIOS、显示BIOS、随机数发生器 地址总线的宽度指明了总线能够直接访问存储器的地址范围; ??? 数据总线的宽度指明了访问一次存储器或外部设备最多能够交换数据的位数; ??? 控制总线一般包括CPU与外界联系的各种控制命令,如输入输出读写信号、存储器读写信号、外部设备与主机同步匹配信号、中断信号和DMA控制信号等等。 PC-XT总线、ISA总线、EISA总线、MCA总线、PCI总线; ISA总线 ??? 这是一种在与工业标准体系结构兼容计算机上广泛使用的一种总线。就EISA系统而言,它所涉及到ISA总线实际上是EISA总线的一个子集。 2。EISA总线 ??? 它是一种扩展的工业标准总线。是工业标准总线ISA的超集。它不仅拥有ISA总线的全部特征,而且还随着对ISA总线功能的扩充增强了自身性能和能力。 PC总线:1981 ⑵EISA总线:扩展标准工业总线。数据宽度32位,工作频率8MHz最大数据传输率33MHz/S。EISA和ISA完全兼容 ⑶Vl总线是开放通用的局部总线,是一个电特性、机械、时序和连接方面都做了规定模式的局部总线标准。 VL-bus的数据宽度32位,可扩展到64位。工作频率33MHz,最大数据传输率133MHz(是ISA数据传输率的16倍), VL-bus的高带宽容易支持Windows、网络和DOS的要求,并为多媒体引用提供了广阔的前景。 ⑷PCI总线(外围部件互联总线):数据宽度32位,工作频率33MHz,最大数据传输率133MHz/s,总线的兼容性好,于ISA和EISA兼容,不用跳线,自动配置。 电路实现方案 用3片8位的锁存器8282实现地址锁存。ALE为锁存控制信号,OE#≡0使锁存的地址直接输出; 用1片双向三态门8286用作数据总线驱动和隔离,DT/R#作为方向控制,DEN#作为开门信号; 其他控制信号由8088直接产生。 2、存取时间 存取时间又称存储器访问时间。即从启动存储器操作到完成该操作所需要的时间。 从发出读操作到读操作完成。 3、存储周期 启动两次独立的存储器操作时间所需的最小时间间隔。存储器在完成上一次操作后不能马上启动下一次存储器操作,需要有一定的延迟时间。叫存储周期,存储周期要大于存取时间。 采用MOS工艺的存储器,存取周期数为几十到几百ns以下,双极型RAM存取周期最快可达10ns以下。 20条地址线用3片8282或74LS373锁存器构成,数据总线用1片8286或74LS245双向总线驱动器构成。 CPU本身产生全部的总线控制信号(DT/R、DEN、ALE、IO/M)和命令输出信号(RD、WR、INTA),并提供请求访问总线的控制信号(HOLD/HLDA),该信号与总线主控设备控制器(8237和8257DMA控制器)兼容。这就是最小模式下的系统总线。 1、若8088CPU的驱动能力不够,可以加上总线驱动器74LS244进行驱动; 2、按此构成的系统总线还不能进行DMA 传送; 在最大模式下,增添一个8288总线控制器就使CPU能支持系统总线上的多个处理器。 四、典型微机系统80x86硬件组成 以8086/8088为CPU的未微机系统称为IBM PC/XT及兼容机,系统主板

您可能关注的文档

文档评论(0)

qiwqpu54 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档