杭州电子科技大学EDA第二次实验报告.docx

杭州电子科技大学EDA第二次实验报告.docx

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
杭州电子科技大学EDA第二次实验报告

杭州电子科技大学EDA实验报告第二次实验报告班级:140475**学号: 1404******姓名:***实验一:计数器设计实验实验目的:熟悉Quartus II的Verilog文本设计流程全过程,学习计数器的设计、仿真和硬件测试,掌握原理图和文本设计方法。实验原理:参考5.5节。实验电路如图5-28所示,设计流程参考本章。实验任务:在QuartusⅡ上对基于实验电路图的工程进行编辑、编译、综合、仿真。说明模块中各语句的作用。根据各模块和所有信号的时序仿真波形,详细描述此设计的功能特点。从时序仿真图和编译报告中了解计数时钟输入至计数数据输出的延时情况,包括设定不同优化约束后的改善情况。用例化语句,按上图连接成顶层设计电路。最终完成能实现上图结构的Verilog文件设计,并对其进行仿真。实验内容:建立一个Verilog文件,输入以下代码,保存为CNT10.v。module CNT10 (CLK,RST,EN,LOAD,COUT,DOUT,DATA);input CLK,EN,RST,LOAD;input [3:0] DATA;output[3:0] DOUT;output COUT;reg[3:0] Q1; reg COUT;assign DOUT =Q1;always @(posedge CLK or negedge RST)begin if (!RST) Q1=0;else if (EN) begin if(!LOAD) Q1=DATA;else if (Q19) Q1=Q1+1;else Q1=4b0000; endendalways@(Q1)if (Q1==4h9) COUT=1b1; else COUT=1b0;endmoduleRTl电路图如下仿真波形如下波形分析:该文件实验了十进制计数器的功能。由图可见,在时钟每出现一个上升沿,输入数值逐个增加,由0计数到9之后再从0开始循环。当RST出现一个下降沿时,则置零,输出数值变为零。当计数器计到9时,COUT出现一个高电平表示进位。当时钟有效且LOAD为低电平有效时,置数,输出值为输入的DATA值。(2)建立一个Verilog文件,保存为DECL7S.v,代码如下。module DECL7S(A,LED7S);input [3:0]A;output [6:0] LED7S;reg [6:0] LED7S;always @(A)case (A)4b0000: LED7S=7b0111111;4b0001: LED7S=7b0000110;4b0010: LED7S=7b1011011;4b0011: LED7S=7b1001111;4b0100: LED7S=7b1100110;4b0101: LED7S=7b1101101;4b0110: LED7S=7b1111101;4b0111: LED7S=7b0000111;4b1000: LED7S=7b1111111;4b1001: LED7S=7b1101111;4b1010: LED7S=7b1110111;4b1011: LED7S=7b1111100;4b1100: LED7S=7b0111001;4b1101: LED7S=7b1011110;4b1110: LED7S=7b1111001;4b1111: LED7S=7b1110001;default : LED7S=7b0111111;endcaseendmoduleRTL电路图如图所示仿真波形如下图所示(3)建立一个Verilog文件,用例化语句将实验原理图连接出来,保存为CNT2LED.v。代码如下module CNT2LED(clk,rst,en,load,data,dout,led,cout);input clk,rst,en,load;input [3:0]data;output [3:0]dout;output [6:0]led;output cout;CNT10 U1(clk,rst,en,load,cout,dout,data);DECL7S U2(dout,led);Endmodule实验分析:由上图编译通过后的波形可看出,本次实验成功将实验原理电路图的功能实现了。当rst=0时,输出清零。输出从0计到9,led输出数值相对应的值,当load出现低电平,且适中有效时(上升沿有效),输出数值为预置数值9;当load出现低电平,但时钟信号无效时,输出数值不变。当计数计到9时,cout输出信号为高电平。实验二 模可控计数器设计建立一个Verilog文件,保存为count8.v,代码如下module count8(CLK,RST,D,PM,DOUT);input CLK,RST;input[7:0] D;output PM;output[7:

文档评论(0)

xcs88858 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档