数字电路与逻辑设计2012_2013(一)A.doc

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路与逻辑设计2012_2013(一)A

命题人: 王玉青   审核人:     试卷分类(A卷或B卷) A 五邑大学 试 卷 学期: 2012 至 2013 学年度   第 一 学期 课程: 数字电路与逻辑设计    课程代号: 005A1690   使用班级: 信息工程学院10级  姓名:    学号:   题号 一 二 三 四 五 六 七 八 九 十 总分 得分 一、 填空题(16分, 每题2分)   1. 已知=A?+?C,则的反函数为?=8线—3线优先编码器74LS148的优先编码顺序是,输出。输入为低电平有效。当输入,输出为____。在同步工作条件下,JK触发器的现态Qn=0,要求Qn+1=0,则应使A. J=×,K=0 B. J=0,K=×C. J=1,K=×D. J=K=1 2. 译码器74LS138集成芯片也可以当 使用。 A. 编码器 B. 数据分配器 C. 加法器 D. 数据选择器 3. 下列选项中, 是三态门的输出状态。 A. 高电平 B. 低电平 C. 高阻抗 D. A、B、C都是 4. 在下列逻辑电路中,不是组合逻辑电路的有 。 A. 译码器????? B. 编码器????? C. 全加器???? D. 寄存器 5. ___ ___是一种自激振荡电路,当电路连接好之后,只要接通电源,在输出端便可以获得矩形脉冲信号。A. 多谐振荡器B. 单稳态触发器C. 施密特触发器D. 同步触发器 6. 根据逻辑函数,若令A=BC,根据代入规则,下列___ ___逻辑函数成立。 A. B. Y=B+C C. D. 7. 某8位D/A转换器,当输入全为1时,输出电压为5.10V,当输入D2时,输出电压为______A. 5.10V B. 2.58V C. 2.60V D. 2.62V 8. 关于半导体存储器的描述,下列哪种说法是错误的? _______A. RAM读写方便,但一旦掉电,所存储的内容就会全部丢失B. ROM掉电以后数据不会丢失C. RAM可分为静态RAM和动态RAMD. 动态RAM不必定时刷新 三、 判断题(8分,每题1分) ( )1.逻辑变量的取值,1比0大。 ( )2.在CMOS类电路中,对未使用的输入端通过电阻接地相当于高电平输入。 ( )3.用4选1数据选择器不能实现3变量的逻辑函数。 ( )4.编码与译码是互逆的过程。 ( )5.计数器的模是指构成计数器的触发器的个数。 ( )6. 对边沿JK触发器,在CLK为高电平期间,当J=K=1时,状态会翻转一次。 ( )7. 存储器的字扩展可以利用外加译码器控制多个芯片的片选输入端来实现。 ( )8. 用卡诺图化简逻辑函数时,卡诺圈可以任意圈定4个1方格2. 计算图1电路中的反相器GM能驱动多少个同样的反相器。要求GM输出的高、低电平符合VOH≥3.2V,VOL≤0.25V。所有的反相器均为74LS系列TTL电路,输入电流IIL≤-0.4mA, IIH≤20μA. VOL≤0.25V时输出电流的最大值IOL(max)=8mA, VOH≥3.2V时输出电流的最大值为IOH(max)=-0.4mA。GM的输出电阻可忽略不计。 ? 4. 用卡诺图法化简逻辑函数Y(A,B,C,D)=Σm (1,7,8) ,约束条件:Σd (3,5,9,10,12,14,15)=0。 五、 组合逻辑电路分析题(8分) 由译码器74138和8选1数据选择器74151组成如图2所示的逻辑电路。X2X1X0及Z2Z1Z0为两个三位二进制数,要求写出分析过程,说明电路的功能。 时序逻辑电路分析计算题(15分) 分析如图3所示电路,要求:(1)写出电路的驱动方程,状态方程和输出方程;(2)画出状态转换真值表和状态转换图;(3)说明电路的逻辑功能。 图3 七、 设计题(25分): 用两种方法设计一个同步时序电路,要求电路中触发器Q0、Q1、Q2及输出Y端的信号与CP时钟脉冲信号波形满足下图4所示的时序关系。 (1)用上升沿触发的边沿JK触发器实现,写出电路的驱动方程,状态方程和进位输出方程,画出电路的状态转换图,并检查电路的自启动性; (2)用集成电路芯片同步十进制加法计数器74HC160和反馈预置 数法实现,必要时可用少量的门电路,写出设计过程,画出状态转换图。

文档评论(0)

xcs88858 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档