开题报告--高速PCB电路中信号完整性分析与探讨.doc

开题报告--高速PCB电路中信号完整性分析与探讨.doc

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
附件3 安徽理工大学 数理系本科毕业生 毕业设计开题报告及论文工作计划表 课题 名称 高速PCB电路中信 号完整性分析与探讨 班 级 应 用 物 理 一 班 姓 名 张 伟 指导 教师 李 洋 开题 日期 安徽理工大学数理系 2007年4月23 日 一、文献综述与选题背景 随着半导体芯片技术的飞速发展,Internet进入千家万户,人们对高质量实时处理的要求越来越苛刻,这些都导致高速PCB的应用与普及。 终端匹配技术是最简单而且效的高速PCB设计技术,合理的使用终端匹配技术可以有效降低信号反和信号振荡,从而极大地提高信号时序余量和噪声余量,因而改善产的故障容限。单端信号的终端匹配技术通常包括:驱动端串行连接的终匹配技术,接收端并行连接的终端配技术、戴维南终端匹配技术、A端匹配技术、二极管终端匹配技等。而更高性能的信号驱动技术的用对于终端匹配技术也提出了更高要求,比如LVDS(低电压差分信号器件)就要求差分信号线在满足单线抗匹配的情况下,还要满足差分阻的匹配,这甚至比单线阻抗的匹配重要。终端匹配方式和元器件的值也要和电路芯片的驱动能力和功耗结合起来考虑。 在高速PCB板制造中阻抗控制技术显得尤其重要,阻抗控制技术包括两个含义:①阻抗控制的PCB信号线是指沿高速PCB信号线各处阻抗连续,也就是说同一个网络上阻抗是一个常数。②阻抗控制的PCB板是指PCB板上所有网络的阻抗都控制在一定的范围以内如20-75Ω。 而高速PCB板中信号完整性的问题能导致或者直接带来信号失真,定时错误,不正确数据、地址和控制线以及系统误工作甚至系统崩溃,解决不好会严重影响产品性能并带来不可估量的损失,已成为高速产品设计中非常值得注意的问题。 三、研究内容 1、主要设计研究内容 ·在广泛查阅大量文献的基础上,学习和研究高速PCB设计中SI问题的基本理论及其在实际设计中的主要解决方法; ·通过建立O.Sns的传输线延时模型反映信号完整性的典型问题: ·嵌入式视频网络监控系统硬件系统分析和设计 ·基于系统实例,运用高速PCB设计流程进行高速PCB设计,包括叠层、拓扑结构、布局和布线等; ·对系统关键网络进行有针对的布线仿真分析,用于指导实际设计; ·鉴于SI, PI和EMC之间的相互联系,分析设计阶段以SI为主并考虑了PI和EMC设计要求,力求达到更加符合实际应用的工程要求。 2、拟采取的设计研究方法、技术路线、预期目标 (1)对信号完整性问题中的反射、串扰、SSN 进行了较深入的理论分析; (2)给出了在常见情况下解决信号完整性问题的一些方法,并进行了相应的仿真验证; (3)根据项目要求,运用信号完整性分析方法,完成了高速数据采集卡电路板的设计制作; (4)完成了系统 AD 部分的调试。 四、工作计划 序号 阶段及内容 工作量估计 (时数) 起讫日期 阶段成果形式 一 二 三 准备阶段 初始阶段 论文阶段 一周 两周 两周 4.20—4.30 5.1-----5.20 5.20----5.31 开题报告的PPT 中期报告 论文完成 五、参考文献 六、指导教师审查意见 指导教师签名 年 月 日 —4— 1

文档评论(0)

li455504605 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档