chapter_3_VHDL语言.ppt

  1. 1、本文档共227页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
chapter_3_VHDL语言

2.IEEE预定义标准逻辑位与矢量 1) 标准逻辑位(Std_Logic) U:Uninitialized X:Forcing Unkown 0: Forcing 0 1:Forcing 1 Z:High Impedance W:Weak Unknown L:Weak 0 H: Weak 1 —:Don’t care 2) 标准逻辑位矢量( Std_Logic_vector) 为基于Std_Logic类型的数组。 使用Std_Logic和 Std_Logic_Vector时,要调用IEEE库中的 Std_Logic_1164 程序包;就综合而言,能够在数字器件中实现的是“-、0、1、Z”四种状态。 在条件语句中,必须要全面考虑Std_Logic的所有可能取值情况,否则综合器可能会插入不希望的锁存器。 3.1.5 属性 属性提供的是关于信号、类型等的指定特性。 1.信号属性函数’event,属于函数类属性: 若属性对象有事件发生(即信号有变化),则生成布尔值“true”,常用来检查时钟边沿是否有效。 例如:上升沿为 Clock’ EVENT AND Clock=‘1’ 2.范围类属性’range: 其生成一个限制性数据对象的范围。 ’range: “0 to n” ; ’reverse_range:“n downto 0” 例如:SIGNAL data_bus:std_logic_vector(15 DOWNTO 0); data_bus ’range=15 downto 0 3.1.6 操作符 1. 常见运算符 1)算术运算符(Arithmetic) :+, -, *, / , MOD, REM ,SLL ,SRL ,SLA, SRA ,ROL ,ROR ,**,ABS 2)关系运算符(Relational) :=, /=,, , =, = 3)逻辑运算符:AND,OR,NAND,NOR,XNOR,NOT,XOR 4)赋值运算符:=,:= 5)关联运算符:= 6)其他运算符:+(正),-,(并置,Concatenation) Addition Subtraction Multiplication Division Numeric Equality : Not equal to : /=, Greater than : Greater than or equal to : = Less than : Less than or equal to : = Logical OR : Logical AND : 3.2 VHDL基本结构 VHDL结构主要包括: 1.实体(Entity):描述所设计的系统的外部接口信号,定义电 路设计中所有的输入和输出端口; 2.结构体 (Architecture):描述系统内部的结构和行为; 3.包集合 (Package):存放各设计模块能共享的数据类型、常数 和子程序等; 4.配置 (Configuration):指定实体所对应的结构体; 5.库 (Library):存放已经编译的实体、结构体、包集合和配置。 实体和结构体是不可缺少的。 下面是一个简单的例子: 3.2.1 实体(Entity) 实体描述了设计单元的输入输出接口信号或引脚,是设计实 体经封装后对外的一个通信界面。 ENTITY 实体名 IS [ GENERIC(常数名:数据类型:设定值)] PORT (端口名1:端口方向 端口类型; 端口名2:端口方向 端口类型; . . 端口名n:端口方向 端口类型

文档评论(0)

ligennv1314 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档