[工学]Verilog HDL homework.ppt

  1. 1、本文档共90页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]Verilog HDL homework

第1章作业讲评 第2章作业讲评 第2章第4题 第2章第6题 第2章第7题 第2章第11题 第3章作业讲评 第4章作业(1,3,4)讲评 P38 第4章作业6讲评 P38 第4章作业6讲评 P38 第4章作业6波形 第4章作业6波形 第4章作业6波形 第4章作业7讲评 P38 第4章作业7真值表 第4章作业7讲评 P38 第5章作业讲评 Test module and simulation wave 第5章第2题 第5章第2题真值表 第5章第2题测试程序 第6章作业讲评 testUDPTFF 第6章作业第6题 testUDPJKFF 第7章作业讲评 第7章第4题 第8章作业 第8章第9题答案 第8章第13题答案1 JK触发器仿真波形1 第8章第13题答案2 JK触发器仿真波形2 第8章第14题答案 14题仿真波形 第9章作业2答案 第9章作业4思路 第9章作业4思路 第9章作业4module 第9章作业4波形 第9章作业4波形 第9章作业5答案 同步十进制计数器逻辑图和仿真波形 异步十进制计数器逻辑图 异步十进制计数器仿真波形 错误异步十进制计数器逻辑图和仿真波形 用HDL描述十进制计数器及仿真波形 第10章作业 第10章作业1,2, 3, 5答案 第10章作业13答案 第10章作业13波形 第11章作业 第11章作业1答案 第11章作业1波形 第11章作业2答案 第11章作业2波形 第11章作业3答案 第11章作业3波形 第11章作业5答案 第11章作业4答案 序列检测module 如何产生符号 移位寄存器module 如何把两个模块连起来 如何把两个模块连起来 管脚定义 计数器module 弹跳消除原理 D型触发器module 微分电路 弹跳消除电路 第12章作业2答案 第12章作业2波形 第12章作业3模型 第12章作业3测试验证程序 第12章作业3测试波形 第12章作业7答案 第12章作业7波形 第12章作业8答案 第12章作业8波形 第12章作业8答案 第12章作业8波形 第12章作业8test 第12章作业8test波形 第12章作业11 2N分频 第12章作业11波形1 第12章作业11 2×N分频 第12章作业11波形2 第12章作业11 测试和参数化 第12章作业11波形3 IN[5]→K5→36, IN[4]→K4→35, IN[3]→K3→30, IN[2]→K2→29, IN[1]→K1→28,LOAD →K6 →37,CLR →K7 →38,CLK →CP1 →1, AB[0] →M1A →7, AB[1] →M1B →6, AB[2] →M1C →5, AB[3] →M1D →3,D[5:1]? module Count(clk, en, Q); input clk, en; output[4:1]Q; reg[4:1]Q; always @(posedge clk) if(en) Q=0; else Q=Q+1; endmodule 一般按键的弹跳现象,如下图所示,虽然只是按下按键一次然后放掉,结果在按键信号稳定前后,竟出现了一些不该存在的噪声,如果将这样的信号直接输入至计数器之类的电路,结果将可能发生计数超过一次以上的误动作。CP是电路的时钟脉冲信号(取样信号, 约为8ms左右)。 一般人的按键速度至多10次/秒,即一次按键时间是100ms,所以按下的时间可估算 为50ms。取样信号是8ms (取样频率等于多少?) ,可取样到6次. module DFF(D, C, Q, Qbar); input D, C; output Q, Qbar; wire NotD, NotC, D1, D2, Y; wire NotY,Ybar, Y1, Y2; not NT1 (NotD, D),NT2 (NotC , C), NT3 (NotY , Y); nand ND1(D1, D, C),ND2 (D2, NotD, C),ND3(Y, D1, Ybar), ND4 (Ybar, D2, Y),ND5(Y1, Y, NotC),ND6 (Y2, NotY, NotC), ND7(Q, Y1, Qbar),ND8 (Qbar, Y2, Q); endmodule 2. 编写一个模型,描述带有同步预置和清空的触发器模型行为。 module DFF(Clk, D, Set,clr, Q, Qbar ); input Clk, D,clr,Set; output Q, Qbar; reg Q; wire Qbar; assign Qbar=~Q; always@(negedge Clk) begin case({Set,clr})

文档评论(0)

qiwqpu54 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档