网站大量收购闲置独家精品文档,联系QQ:2885784924

ISP器的件的设计与应用.ppt

  1. 1、本文档共53页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ISP器件的设计与应用 流水灯---创建约束 约束主要包括全局时序约束(周期约束)和管脚约束,可以使用图形化界面设置和直接编辑UCF文件两种方式。一般初学者可以采用图形化界面设置的方式,比较直观,软件自动生成相关的约束而不需要手动编辑;如果是有一定经验的设计人员,对约束语法比较熟悉,且会涉及到一些高级约束时,则可以考虑使用直接编辑UCF文件的方式或者两种方法相结合。 流水灯---创建约束---图形化界面设置方式 (1) 选中Implmentation,点击顶层文件led(led.v),按Yes,打开Process窗口,找到User Constraints,双击Creat Timinng Constraints 流水灯---创建约束---图形化界面设置方式 (2)在弹出的Constraint Type窗口中选择Clock Domains 流水灯---创建约束---图形化界面设置方式 (3)双击clk;打开进入时钟设定界面,设置相应参数,因为开发板提供的系统时钟为50MHz,所以设置时钟的周期为20ns,上升沿有效,占空比设为50% (4) 点击Create并点击OK,保存后再关闭Timing Constraints界面。---完成了系统时钟周期约束 流水灯---创建约束---图形化界面设置方式 (5)开始管脚约束:回到Process窗口选择User Constraints中的I/O Pin Planning(PlanAhead)- Post-Synthesis,双击打开PlanAhead界面(本过程需要一定时间,视计算机配置要1分钟左右)。(如果没有.ucf文件,软件会提示是否需要自动创建ucf文件,点击Yes) 流水灯---创建约束---图形化界面设置方式 (6)在打开的PlanAhead中对管脚进行设定,我们先找到I/O Ports窗口中的clk端口 流水灯---创建约束---图形化界面设置方式 (7)鼠标点在Site,在下拉窗口中选择B8(管脚位置参考BASYS2使用手册及表4.2.1)。I/O Std默认是LVCMOS25,驱动强度Drive Strength默认是12mA,翻转速率Slew Type默认是Slow,因时钟变化速度比较快将Slew Type属性其改为FAST。 流水灯---创建约束---图形化界面设置方式 (8)其他端口也是类似操作,最终的端口设定如下图所示。 选择reset 为拨码开关SW0;其管脚位置为P11; 选择LED0~ LED3 为LD0~ LD3;其管脚位置分别为M5,M11,P6,P7 注:如果更换了开发板,管脚约束会发生变化。这时代码可以不用修改,直接在PlanAhead图形化界面中对site做重新定义,具体参考实际板子的管脚分配说明。 流水灯---创建约束---图形化界面设置方式 (9)保存并退出PlanAhead。 (10)回到ISE界面,点选Sourcees窗口内的led.ucf,点击processess窗口里的user constraints,双击edit constraints(txt),可以看到之前所做的约束都自动保存在UCF文件中。 流水灯---创建约束---直接编辑UCF文件方式 (2)一直点击next,最后按finish (3)选择source for Implementation选项 (1)选择Project New Source. 设定输入的文件格式为Implementation Constraints File, 文件名称为led(自动储存为led.UCF) * 一、实验目的 二、实验原理 三、设计举例---流水灯 五、实验报告要求 四、实验内容与要求 一、实验目的 了解并掌握采用可编程逻辑器件实现数字电路与系统的方法; 学习并掌握采用Xilinx_ISE 软件开发可编程器件的过程; 学习使用verilog HDL描述数字逻辑电路与系统的方法; 掌握分层次、分模块的电路设计方法,熟悉使用可编程器件实现数字系统的一般步骤。 二、实验原理 ——传统数字系统设计流程 设计目标 人工给出真值表 人工化简卡诺图 得到最简表达式 人工使用LSI电路实现 系统调试和验证 二、实验原理 ——现代数字系统设计流程 设计目标 设计输入 编译、功能级仿真 逻辑综合 时序仿真 系统调试与验证 entity lab1 is port(a,b,c : in std_logic; y : out std_logic); end lab1; architecture rtl of lab1 is begin y=a or (c and b); end rtl; 配置文件加载后,用 示波器、逻辑分析 仪、软件程序观察 设计仿真 转换(Translate)

文档评论(0)

liwenhua00 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档