- 1、本文档共4页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字逻辑自测 10
专科试卷(十)
选择题(每小题2分,共30分)
1.Gray码的特点是相邻码组中有________位码相异。
A.三位 B.两位 C.一位 D.四位
2.函数F(ABCD)=∑m(1,3,4,6,8,10),它的卡诺图如图1-1所示。函数的最简与或表达式
F=___________。
A.
B.
C.
D.
3.比较两个两位二进制数A=A1A0和B=B1B0,当AB时输出F=1,则F的表达式是________。
A. B.
C. D.
4.十六路数据分配器,其数据输入端有________。个。
A. 1 B. 2 C. 4 D.16
5. 3:8线译码器(74LS138)的惟一输出有效电平是________电平.
A. 高 B.低 C.三态 D.任意
6.组合逻辑电路消除竞争冒险的方法中,错误的是________。
A.修改逻辑设计 B.在输出端接入滤波电容
C.后级加缓冲电路 D.屏蔽输入信号的尖峰干扰
7.n个触发器构成的计数器中,最多有________个有效状态。
A.n B.2n C.2n-1 D. 2n-2
8.下列电路中,不属于时序逻辑电路的是________。
A.计数器 B.触发器 C.寄存器 D.译码器
9.JK触发器在CP脉冲作用下,欲使,则输入信号应为________。
A. B.,
C., D.,
10.使用256×4位EPROM芯片构成4K×32位存储器,共需EPROM芯片________片。
A.64 B.32 C.48 D.16
11. FPGA采用逻辑单元阵列结构,由三个基本模块阵列组成________是系统的核心。
A. 可组态逻辑块 B. 通用逻辑块
C. 可编程互连连线 D. 可编程互连连线
12.下列器件中,________是现场片。
A.触发器 B.计数器 C.EPROM D.加法器
13.用PLA进行逻辑设计时,应将逻辑函数表达式变换成________。
A.异或表达式 B.与非表达式
C.最简“与—或”表达式 D.标准“或—与”表达式
14.微程序控制方法中,控制存储器一般用________来实现。
A.RAM B.EPROM C.E2PROM D.EAROM
15.ISP技术的特点是________。
A.必须用编程器 B.不可反复编程
C.成为产品后不可再改变 D.系统在线工作过程中可以编程
填空题(每小题2分,共18分)
1.二进制系统的两个数字1和0是一个开关量,它们的电平称为_______________电平。
2.十进制数 128 的二进制数是_______________。
3.异或运算的布尔代数和VHDL表示分别为_______________和_______________。
4.SSI是_______________电路。
5.DMUX称为______________,它是一种单路输入多路输出的标准化逻辑构件。
6.计数器中有效状态的数目称为计数器的_______________。
7.E2PROM出厂时存储内容为_______________状态。
8.FPGA是一种_______________密度的可编程逻辑器件。
9.小型控制器的逻辑结构由计数器,_______________和_______________三部分组成。
组合逻辑分析(12分)
已知组合电路如图1所示,标出各级门逻辑函数表达式,画出简化的逻辑电路图。
图1
时序逻辑设计(14分)
用D触发器设计同步五进制计数器。已知状态转换过程的编码是000→100→011→010→001→000。要求:
(1)列出状态转移表;
(2)写出状态方程;
(3)写出激励方程;
(4)画出允许自启动的状态转移图。
硬件描述语言设计(12分)
用VHDL设计一个4位双向移位寄存器。
小型控制器设计(14分)
某数字系统,它的ASM图如图2所示,设计多路选择器型控制器电路。
(1)列出状态转移真值表
(2)写出多路选择器MUX的输入表达式
(3)画出控制电路图
AB
CD
00
01
11
10
00
01
11
10
1
1
1
1
1
1
图1-1
x
Z=1
0
1
a
x
Z=1
0
1
b
x
Z=1
0
1
c
x
Z=1
1
0
d
图2
文档评论(0)