[工学]5存储器与存储系统.ppt

  1. 1、本文档共83页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]5存储器与存储系统

第五章 存储器与存储器系统 ;第一节 存储器概述 ;1、基本概念及术语 存储;0 1 1 0 1 1 0 0;大量存储单元组成存储体。存储单;将一个存储器芯片上的各基本存储;位结构方式连接图 ;在存储器中,一个存储单元存放一;十六进制地址(H) 二进制;8086存储器的分体结构存储器;地址 存储单元 1AH ;在存储器中任何连续存放的两个字;0 0 H0 0 H0 0 H;指针的存放指针(Point)以;一个字存放在从奇(偶)数开始的;在执行字的传输指令时,若被存取;8086中有些指令是用来传输(;2.1、按存储介质半导体存储器;半导体存储器静态存储器 随机存;RAM分类双极型RAM ;这种ROM是在制作集成电路时,;4、电可擦除的 E2PROM(;CPU 高速缓存Cache;第二节 半导体存储器与存储器控;单译码方式是一个“N中取1”的;双译码方式采用两级译码电路。当;与单译码方式相比, 双译码寻址;2、存储器的结构随机存取存储器;X的译码输出线为高电平时,使该;读出时,若某一存储电路被选中,;(2)单管动态存储电路 晶体管;单管存储电路中电容C的容量比数;123132A5 A6 A7 ;典型芯片静态存储芯片6264(;无标题;读写时序 CS1CS2 地址 ;WE CS1CS2 地址 tW;动态存储器-Intel 216;16位地址分两个8位地址两次写;DRAM的读写操作(a)读操作;(b)写操作时序CAS行地址列;/RAS刷新工作时序 RAS ;行线列线VCC熔丝存0,则烧断;只读存储器ROMROM的组成 ;EPROM实例——Intel ;2732A的操作模式如下所示。;第三节 8086系统的存储器;存储器与CPU的连接应注意问题;READYX1 ;8086CPU与SRAM的连接;D7 ~D0D15 ~D8A0;READYX1 ;D7 ~D0A19 ~A0DB;8086CPU与DRAM的连接;由于单片存储器芯片的存储容量有;2.1存储器的位扩展 ;1 1K*1位 ;2.2存储器的字扩展字扩展是指;8086系统的存储器的扩展例如;3、存储器地址分配CPU访问内;1)全译码法 ;地址范围器件A16A15 A1;8086微处理器的全译码电路地;2)线选法 线选法即;最高地址 ;无标题;3)部分译码 部分译码法;A15 A;无标题;3.2 译码器(Decod;1. 3位二进制译码器 ( ;3 线 - 8 线译码器逻辑图;2. 集成 3 线 – 8 ;3. 二进制译码器的级联两片;三片 3 线- 8 线5 线 ;3.3 用可编程逻辑器件(PA;可编程逻辑器件PAL16L8内;具有寄存器宏的的编程逻辑器件P;可编程器件设计设计定义明确设计;地址生成:GAL16V8GND;程序员希望拥有无限大容量的快速;CPU 高速缓存Cache;CPUCPUNorthBrid

文档评论(0)

qiwqpu54 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档