- 1、本文档共32页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]数字电子技术讲义印刷
目 录
一 晶体二极管、三极管开关特性实验 1
及如何用它们构成限幅器与箝位器 1
二 TTL集成逻辑门的测试和使用 4
三 CMOS集成逻辑门的逻辑功能与参数测试 6
四 集电极开路(OC)逻辑门电路的应用 7
五 集成逻辑电路的连接和驱动 8
六 组合逻辑电路实验 10
七 组合逻辑电路的设计与测试 13
八 BCD码/七段码译码器及七段码管的应用 14
九 集成触发器及其应用 16
十 计数器及其应用 19
十一 移位寄存器实验 20
十二 自激多谐振荡器实验 22
十三 单稳态触发器与施密特触发器 24
——脉冲延时电路与波形整形电路 24
十四 555时基电路及其原理 26
十五 二——十进制全加器实验 28
十六 A/D,D/A转换实验 29
十七 数值比较器实验 32
一 晶体二极管、三极管开关特性实验
及如何用它们构成限幅器与箝位器
实验目的
1.观测晶体二极管、三极管的开关特性,并认识到电路参数的改变对晶体管开关特性的影响。
2.了解晶体管限幅器和箝位器的基本工作原理。
实验设备
TX0533 25双路直流稳压电源实验内容
二极管反向恢复时间的观察
如图1-1,其中E为偏置电压,其值0-2V可调,Vi为f=1KHz,幅度Vm=4V的正弦波,先将E调至E=0V,用双踪示波器观察并记录Vi和Vo的波形,将看到的Vi、Vo波形记录于表1-1中。
改变E值,使E=2V,观察Vi和VO的波形,读出存储时间tS和下降时间tf的值,分析一下ts、tf的变化规律,并将结果记录于表1-1中。
表1-1
E (V) Vi(t) 波形 VO (t) 波形 0 2 三极管开关特性的观察。
具体实验电路参见图1-2,Vi为Vm=2V,f=1KHz的方波。
将Vi为Vm=2V,f=1KHz的方波送入三极管开关电路,用示波器观测Vo的波形。
在输出端并接一个负载电阻RL=1K,用示波器观测VO的波形,将其记录于表1-2中。
将输出端的负载电阻RL去掉,如图1-2。接入一只限幅二极管2APG,用示波器观测VO的波形,将其记录于表1-2中。
将三极管9013的基极b接入如图1-2所示的EB,使EB=-4V,用示波器观测VO的波形。
表1-2
VO(t)波形 RL 2AP9
二极管限幅器。
按图1-3,用连接导线连接成此二极管限幅器实验电路。Vi为f=1KHz,Vpp=4V的正弦波,分别使E=2V、1V、0V、-1V,用示波器观测对应于如上E电压值时的VO波形,将其记入表1-3中。
表1-3
E(V) 2 1 0 -1 VO(t)波型 二极管箝位器。
按图1-4,用连接导线连接成此二极管箝位器实验电路。Vi为f=1KHz,Vpp=4V的方波,分别使E=1V,0V,-1V,-3V,用示波器观测对应于如上E电压值时的VO波形,将其记入表1-4中。
表1-4
E(V) 1 0 -1 -3 VO(t)波型
三极管限幅器。
按图1-5,用连接导线连接成此三极管限幅器实验电路。Vi为f=1KHz,VPP分别为1V,2V,3V,4V,5V的方波,用示波器观测对应于不同Vpp值时的VO波形变化。将其记入表1-5中。
表1-5
VPP(V) 1 2 3 4 -3 VO(t)波型
二 TTL集成逻辑门的测试和使用
实验目的
掌握TTL集成与非门电路的逻辑功能和主要参数的测试方法。
学会如何使用TTL集成门电路。
进一步熟悉数字实验模块的结构,基本功能和使用方法。
实验设备
TX0833 19电源板+5V
TX0833 09与、与非门实验板
TX0833 01电子学综合实验板Ⅰ
TX0833 07与或非、与或电平输出实验板
TX0531 18直流电压表
TX0531 19直流电流表
实验内容
1.验证TTL集成与非门电路74LS00的逻辑功能。
门的两个输入端接与或非、与或电平输出实验板的输出插口,以提供“0”“1”电平信号。门的输出端接0-1电平指示器,LED亮时为逻辑“1”,反之为逻辑“0”。将表2-1的输出真值完成,然后,逐个测试集成块中四个与非门的逻辑功能。图2-1给出74LS00中一个与、非门的管脚图供实验时参考,其余管脚请查阅TTL手册。
表2-1
输入A·B 0 0 0 1 1 0 1 1 输出 2.74LS00主要参数的测试
分别按图2-2,图2-3,图2-4接线,将测试结果记入表2-2。
图2-2:TTL与非门静态参数的测试
图2-2a:测低电平输出时电源电流ICCL,指输入端悬空,输出端空载时。
图2
文档评论(0)