- 1、本文档共22页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
南京理工大学EDA设计(II)实验报告摘 要本篇报告主要阐述了EDA实验中多功能数字钟的设计制作过程,此多功能数字钟具有计时、校准、保持清零、整点报时、及星期显示等多种功能。设计过程中采用层次化的设计方法,按功能将数字钟划分为多个模块,最终将各个模块有序组合完成整个设计要求。其中采用框图设计各功能模块中的数字逻辑电路,在QuartusⅡ7.1中完成模块的功能仿真测试,最终将电路下载Cyclone Ⅲ系列芯片中的EP3C25F324C8芯片中实现数字钟的功能。关键词 多功能数字钟层次化 Block Diagram 仿真测试AbstractThis report mainly addressed the process of designing the multi-functional digital clock of the EDA experimen .The multi-functional digital clock has the function of timing, calibration, keeping and clearing, the whole point timekeeping, and week display.The whole designing progress used the method of hierarchical.According to the functions,thedigitial clock was divided into several modules,eventually complete the design requirements with the combination of each module.It must be mentioned that the Block Diagram was used to describe the digital logic circuits.The functional simulation was completed under the environment of QuartusⅡ7.1.At last,it was downladed to EP3C25F324C8 chip of Cyclone Ⅲto achieve the function of multi-functional digital clock.Keywordsmulti-functional digital clock Hierarchical Block Diagram simulation目 录一、设计要求说明…………………………………………………..4二、方案论证………………………………………………………..4三、子模块设计原理……………………………………………….53.1 脉冲发生电路………………………………………………….53.2 校分计时电路………………………………………………….93.3 报时电路……………………………………………………...143.4 译码显示电路………………………………………………...163.5 清零、保持功能………………………………………………183.6 总电路………………………………………………………...183.7 引脚设计……………………………………………………...19四、调试…………………………………………………………..19五、编程下载……………………………………………………..19六、结论………………………………………………………….20七、附加电路…………………………………………………….20八、实验感想…………………………………………………….20参考文献………………………………………………………….21多功能数字钟设计要求说明利用QuartusII软件设计一个数字钟,并下载到SmartSOPC实验系统中。设计一个数字计时器,可以完成00:00:00到23:59:59的计时功能,并在控制电路的作用下具有保持、清零、快速校时、快速校分、整点报时等功能。方案论证本实验采用层次化的设计方法。将电路分为脉冲发生电路、计时电路、报时电路、译码显示电路、校分电路、清零电路等六个功能模块,分别对这六个功能模块进行设计,并进行独立模拟仿真与调试,最后合理连接各个模块,完成整体电路的设计,这样的设计方法有利于降低设计的复杂度,而且有利于分析问题的原因及解决问题。其整体框图如下图所示。脉冲发生电路是将48Mhz脉冲信号分成实验所需的各种频率的脉冲信号。计时电路是用模24和模60计数电路进行连接,在脉冲信号作用下不断计数。译码显示电路使用的是动态显示的方式,只使用一片数码管译码器外加一些较高频率的时钟控制
文档评论(0)