- 1、本文档共4页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
AD9854的介绍
AD9854的介绍
AD985X系列DDS不仅是高性能系列,也是ADI推出较早,认识度较高的系列。这个系列最高输入时钟达到1GHz。而且系列所有成员的输出无杂散动态范围都较高。这个系列的控制接口除AD9857外都有串行和并行两种。这个系列除少数产品以外,都可以实现方波输出。这个系列的另一特点是:除AD9850和AD9851外,都具有多种调相和调频功能。AD9854为正交输出。而AD9857和AD9856均是在DDS内核基础上的数字正交上变频器,被广泛应用于无线通信中。
AD9854是高度集成的器件,它采用先进的DDS技术,片内整合了两条高速、高性能正交D/A转换器通过数字化编程可以输出IQ两路合成信号。在高稳度定时钟的驱动下,AD9854将产生一高稳定频率、相位、幅度可编程的正弦和余弦信号,作为本振用于通信、雷达等方面。AD9854的DDS核48位的频率分辨率。输出位相位截断保证了良好的无杂散动态范围指标。AD9854允许输出的信号频率高达150MHz,而数字调制输出频率可达100MHz。通过内部高速比较器正弦波转换为方波输出,可用作方便的时钟发生器。器件用两个14位相位寄存器和一个用于BPSK操作的引脚。对于高阶的PSK调制,可通过I/O接口改变相位控制字实现。具有改进DDA结构的12位I和Q通道D/A转换器可以提供较大的带宽并有较好的窄带无杂散动态范围(SFDR)。如果不使用Q通道的正交功能,它还可以通过配置,由用户编程控制D/A转换。它还有两个12位数字可编程幅度调制器,和通断整形键控功能,并有一个非常好的可控方波输出。AD9854还有单脚输入的常规FSK和改进的斜率FSK输出。AD9854采用先进的0.35微米COMS工艺在3.3V单电源供电的情况下提供强大的功能。AD9854采用节省空间的80脚LQFP表面装配封装和改进散热的80脚LQFP封装。AD9854的引脚于AD9852的单频信号发生器模式相兼容。AD9854的特定操作允许温度是工业级范围:Update control register bit 1F-bit0
外部时钟
内部时钟
内部时钟:32bit Clock register :16~19
刷新脉冲周期=(N+1)*系统时钟周期*2
默认:00 40h
输出形状I乘法寄存器:12-bit Output Shape Key I:21~22
默认:00 00h
输出形状Q乘法寄存器:12-bit Output Shape Key Q:23~24
默认:00 00h
8位斜率计数器:8-bit Output Shape Key Ramp Rate:25
Transition time=(N+1)*4096*系统时钟周期 N:5~255
默认:80h
Shape On/Off Key、DAC
乘法信号选择:OSK INT bit:20-bit4
0-用户定义12位寄存器(默认)
1-内部12位计数器
Inverse filter 旁路使能:Bypass Inv bit:20-bit6
非旁路(默认)
旁路
乘法器旁路使能(控制ramp-up、down时间使能):OSK EN bit:20-bit5
旁路数字乘法器
不(默认)
DAC关闭:DAC PD bit:1D-bit1
不关闭DAC(默)
关闭
QDAC功能选择:SRC QDAC: 20-bit4
内部输入(默)
外部输入
QDAC外部输入数据寄存器:12-bit Q DAC:26~27
默认:00 00h
QDAC独立关闭:Q DAC PD:25-bit2
不关闭(默)
关闭
REFCLK Multiplier:
倍频值:5-bit Ref:1E-bit4~bit0(默认:00100B(4倍))
图略
输出频率范围位:PLL Range Bit:1E-bit6
小于200MHz
200~300MHZ(默)
PLL旁路位:Bypass PLL bit :1E-bit5
旁路
非旁路(默)
Parallel/Serial Programming Mode:
串行先发送为:LSB First:20-bit1
先发送MSB(默)
先发送LSB
串行引脚选择:SDO Active:20-bit0
双线制(SDIO,SCLK)(默)
三线制(SDIO,SCLK,SDO)
模式选择
模式选择:MODE2~MODE0:1F-bit3~bit1
频率控制字1:48bit-FTW1:04~09
频率FTW = (频率 × 2N)/系统时钟
文档评论(0)