第六章 时序逻辑电路的分析与设计典型例题.pdfVIP

第六章 时序逻辑电路的分析与设计典型例题.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章 时序逻辑电路的分析与设计典型例题

第六章 时序逻辑电路的分析与设计 典型例题分析 例 1 :选择题: 1.米里型时序电路的输出( )。 A. 只与输入有关 B. 只与电路当前状态有关 C. 与输入和当前状态均有关 D. 与输入和当前状态均无关 2 如图所示时序逻辑电路为( )。 A. 移位寄 存器 B . 同步二进 制加法计 数器 C .异 步二进 制减法 计数 器 3. 如图所示逻辑电路为( )。 A. 同步二进制加法计数器 B. 异步二进制加法计数器 C. 同步二进制减法计数器 D. 异步二进制减法计数器 答 案 : 1. C 2. B 3. C 例 2 : 已知一个时序系 统的状态 转换图如 下图所示 ,试 列出 它的二进 制状态 转换表。 例 4 状态转换图 Qn+1Qn+1 解:设A=00,B=01,C=10,D=11;用 Q Q 表示 原状态, 2 1 表 示次态 ; 2 1 输入信号为X ,输出信号为Z。列出二进制状态转换表如下表所示。 1 例 2 表 二进制状态转换表 Qn+1 +Qn+1 / Z 2 1 Q2 Q1 X 0 1 0 0 00/0 01/0 0 1 01/0 11/0 1 0 10/0 11/0 1 1 11/0 00/1 例 3 :设同步时序电 路有一个 输入信号 X ,一个输出信号 Z 。试在下述 两 种 要求下建立原始状态转换图。 电路连续不 停地工作 ,凡遇到连续输入 的 4 位数 据码元为 1101 时 ,输 出 Z 1;其它情况下输出 Z=0。 解 :根据题意,要求 建立 110 1 检 测器, 而且待测 码组可以 重叠。重 叠 的意思是指 若遇到七 位码元为 1101011 时 ,第 4 位 码 “1”既可看成前 4 位 码 组中的最 后一位,也 可看成 后 4 位码 组中的最 前面一位。可以定 义状态 如 下: S ——为初始状态以及不属于以下定义的状态; 0 S ——收到首个 1; 1 S ——收 1 后再收 1; 2 S ——收 11 后再收 0 ;

文档评论(0)

asd522513656 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档