- 1、本文档共47页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
MIL-STD-188-110C附录BC
附录B范围范围本附录介绍了39音并行模式。使用性本附录是可选的,对于新的系统不建议使用; 然而,当使用39个音并行模式时,应按照本附录中实现。可使用的文档此节不适用于本附录。定义见第3节。概论在此指出的模式在自由频宽上应用39路正交子载音对于位同步数据传输使用正交差分相移键控(QDPSK)调制技术。在发送方向上,此模式(参见图中的B- 1 )(1)在它的线端的数据输入端口接受UNKNOWN串行二进制数据,(2)执行前向纠错(FEC )编码和交织,(3)转换在调制器的输出端口产生的比特流为QDPSK数据信号。对于所有的数据传输速率调制器输出的调制率是恒定的。不同程度的带内多样性使用1200比特每秒(bps )以下的数据速率。一种方法提供用于信号元件的同步和交织后的数据块的定时。一个第40的未调制的音被用于校正由多普勒频移或无线电设备的不稳定性引入的频率偏移。类似地,在接收方向(1)在它的输入端接受QDPSK数据音,(2)将它们转换到所发送的串行比特流中,(3)进行解交织和FEC解码,(4)使产生的数据流可用在线路侧输出端口。详细的要求特性在本节中,详细的规定给定的波形特性的知识是必要的,以实现在空中的互操作性。这些特性是纠错编码,交织,同步,调制器的输出信号,带内的时间/频率分集,和异步数据操作。纠错编码所有未知的输入数据应具有添加到它的冗余比特,在调制之前,引入的目的时对传输介质中产生的误差进行校正。那些附加的位须由缩短的Reed-Solomon ( 15,11 )块代码计算,其生成多项式为:其中a是一个非零元素,作为以为模在GF (2)的多项式的域形成的伽罗瓦域(GF )()。对于输入的信令速率为2400 bps的,代码应缩短至( 14,10)。否则,将码应缩短为(7,3)。交织此模式应执行块的交织,以为一个代码字的相邻符号之间提供时间分离为目的。于数据速率可选择的交织深度应该符合表B1所提供的。对于数据信号速率为2400 bps的其交织深度应包括八度。在低于2400 bps的,应按照表B1提供的,即为每个比特率提供四度的交织深度。织器缓冲器的输入数据流的装入应按照图B2和B3所示那样装入。同步接收解调器提供一种方法过程实现了信号元素和码字的时间的时间校准。应在680毫秒(ms)内取得帧同步。发送事件序列如图B-4所示。同步码在数据传输之前,应发送由三个部分组成的前同步码。第一部分应持续14个信号元素周期,包括四个相等的振幅未调制的数据音787.5Hz,1462.5Hz ,2137.5Hz 以及2812.5 Hz。第二部分应持续8个信号元素周期,包括3个调制数据音1125.0 Hz,1800.0Hz 以及2475.0Hz。第二部分的三个数据音,在每个数据信号的元件的边界处应提高180度。第三部分将持续一个信号元素周期,包括所有的39个数据音和多普勒校正音。这最后一部分为后续信号元件周期建立起始相位基准。在所有部分的前导该复合信号传输的电平应当有一个根均方根(rms)值在后续数据传输调制器的输出(39音)均方根值的±1分贝(dB)之间。开始时的各部分的前导码的音调相,以及与他们的归一化振幅,应按照表B-2。扩展序言为了提高在低的信噪比的情况下的同步和信号存在检测的概率,应提供选择一个扩展的前导码的能力。第一部分的扩展前同步码应持续58信号元素周期,第二部分应持续27个信号元素周期,第3部分将持续12个信号元素周期。在第一和第二部分中的音,应该是上面给出的非伸长前导码所描述的数据的音。在第三部分中,每个数据音的相位应该被设置为在本部分中第一个信号原件的开始部分的相位。注意:进行扩展前同步码操作时,最小的多普勒校正应为± 20Hz,并在2.5秒(s)内取得帧同步。数据块的同步交织编码字的一个集被称为一个超级块。接收解调器确定超级块体的边界的过程即块同步(帧)。可以开始进行适当的解交织和解码之前必须进行这个同步过程。周期性地插入编码未知的数据位流的伪随机序列来完成帧的建立和保持。所需的序列是由原始的多项式所定义,在反馈移位寄存器中使用时,其配置如图B-5所示。块成帧序列的第一插入应从前同步码之后的第一信号元件开始。等待传输此序列的最后一个比特时,第一个超级块的第一比特应被发送而不会中断。此后,每当表B3中指定的个超级块的数目已经被发送时,应当插入的帧序列。在发送成帧序列中的最后一个比特时,数据位的发送应当恢复而不中断。每次插入要被发送的成帧位的数目随着数据传输速率和交织度而变化,并在表B3中指定。然而,最后一个比特的成帧序列永远是随后连续的9个标记位的第一个空格位。等价地,最后的序列位应由移位寄存器生成的,当其目前的状态是111111111 (二进制)或511 (十进制)。调制器输出信号调制器输出应包含39 QDPSK音(见表B-
文档评论(0)