基于FPGA的液晶电子日历.ppt

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于FPGA的液晶电子日历

基于FPGA的液晶电子日历 电子信息工程A1121 许江南 江晓东 一、设计功能 1.在试验箱上的1602液晶显示屏显示 2.具有基本的显示功能,能显示秒,分,时,星期,天,月,年 3.时间显示位12进制,能显示上下午。 4.具有闰年/平年判断功能 5.具有可调功能,能对分,时,星期,天,月 ,年分别调整。 6.具有倒计时功能(每个小时最后5秒倒计时) 二、硬件资源简介 1.核心器件:采用Alteral公司CycloneII(飓风2代)EP2C35F672C8型号芯片 2.显示器件:1602液晶显示屏 3.按键(4个) 4.蜂鸣器(无源) 三、实验箱部分硬件图片 1.主控芯片 主控芯片.jpg 2.1602液晶显示器 1602.jpg 3.按键 按键.jpg 4.蜂鸣器 蜂鸣器.jpg 四、1602液晶电路原理图 五、1602液晶引脚简介 第1脚:VSS为地电源 第2脚:VDD接5V正电源 第3脚:V0为液晶显示器对比度调整端,接正电源时对比度最弱,接地电源时对比度最高,对比度过高时会产生“鬼影”,使用时可以通过一个10K的电位器调整对比度 第4脚:RS为寄存器选择,高电平时选择数据寄存器、低电平时选择指令寄存器。 第5脚:R/W为读写信号线,高电平时进行读操作,低电平时进行写操作。当RS和RW共同为低电平时可以写入指令或者显示地址,当RS为低电平RW为高电平时可以读忙信号,当RS为高电平RW为低电平时可以写入数据。 第6脚:E端为使能端,当E端由高电平跳变成低电平时,液晶模块执行命令。 第7~14脚:D0~D7为8位双向数据线。 第15脚:背光电源正极 第16脚:背光电源负极 1602液晶写时序图 六、模块划分 七、引脚配置 1.引脚配置如图所示主要包括时钟端口(50M),4个按键,蜂鸣器和液晶的端口 八、设计实况 1.主要功能基本实现,包括显示,可调,润/平年判断,倒计时功能 2.存在的问题 (1)调整时选择位跳动不规律 (2)因为计数时钟是通过系统时钟分频得 到,所以时钟走的不怎么精确。 (3)部分代码存在问题 (4)仿真波形没出来 九、总结 1.这次设计的主要难点在于1602液晶驱动的设计,由于FPGA是并行运算的,在这里我们组采用状态机完成驱动的的设计 2.第二个难点在于调整位闪烁的设计,即要求 被调整位不停闪烁,直到确定键按下。由于1602液晶没有反显指令,本设计是通过一个标志位判断该位是否选中,若是则让该位在显示不显示(写入空格)之间切换 十、展望 1.代码的优化 2.本设计没有闹铃功能,可以加入闹铃功能 3.本设计的计数时钟是通过系统时钟分频得到,不够精确所以可以用专门的时钟芯片如ds1302来进行时间的计数,然后用fpga读取数据,处理在液晶屏上显示 * * *

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档