敦泰FTS_CTP_原理图5X06与设计规范.ppt

  1. 1、本文档共22页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
敦泰FTS_CTP_原理图5X06与设计规范

Proprietary and Confidential * Proprietary and Confidential Proprietary and Confidential * Proprietary and Confidential * Proprietary and Confidential * Hardware Design Recommendation Focaltech Systems 2010 FTS芯片列表 电路原理图 IO电压匹配电路设计 FPC设计规则和checklist 专题和案例分析 FTS芯片列表 Product Name Chip Number Channel (TX*RX) Package(mm) Interface Panel Size Program Memory IOVCC Operating Voltage(V) FPC outline (mm) FT5201DE1 Dual(with 80C51F921) 15*10 6*6 QFN48 IIC/SPI 3.5 - - 2.8-3.6 20*11 FT5201DE2 Dual(with 80C51F921) 16*9 6*6 QFN48 IIC/SPI 3.5 - - 2.8-3.6 20*11 FT5301FE4 Dual(with 80C51F921 or 80C51F342) 20*12 7*7 QFN56 IIC/SPI/USB 5 - - 2.8-3.6 24*13(with 80C51F921) FT5202DE1 Single 15*10 6*6 QFN48 IIC 3.5 OTP(20K) - 2.8-3.6 13*9 FT5202DE2 Single 16*9 6*6 QFN48 IIC 3.5 OTP(20K) - 2.8-3.6 13*9 FT5202WH2 Single 16*9 5*5 BGA49 IIC 3.5 OTP(20K) √ 2.8-3.6 12*8.5 FT5302FE4 Single 20*12 7*7 QFN56 IIC 5 OTP(20K) - 2.8-3.6 13*14 FT5302FE6 Single 18*11 7*7 QFN56 IIC/SPI 5 OTP(20K) √ 2.8-3.6 13*14 FT5206GE1 Single 15*10 5*5 QFN40 IIC/SPI 3.5 Flash(28K) VDD or 1.8V 2.8-3.6 12*7.5 FT5306DE4 Single 20*12 6*6 QFN48 IIC/SPI 5 Flash(28K) VDD or 1.8V 2.8-3.6 14*13 FT5406EE8 Single 28*16 8*8 QFN68 IIC/SPI 8 Flash(28K) VDD or 1.8V 2.8-3.6 17*12.5 电路原理图 -5201 电路原理图 -5202 电路原理图 -5206 Reset Wake INT SCL SDA IO电压匹配电路设计 -Reset Reset IOVCC -VGPIO =0.4v (Vgs=0.6v,压差定在0.4v,比较能保证mos门不导通,IOVCC不漏电到Host端) 即:Host 端IO电压可以比IOVCC电压低不超过0.4V压差 IOVCC: 触摸IC的IO口电压 IO电压匹配电路设计 -Wake Wake IOVCC -VGPIO =0.4v 即:Host 端IO电压可以比IOVCC电压低不超过0.4V压差 IOVCC: 触摸IC的IO口电压 IO电压匹配电路设计 -INT INT IOVCC -VGPIO =0.4v 即:Host 端IO电压可以比IOVCC电压低不超过0.4V压差 要求Host GPIO 没有上拉电阻 IO电压匹配电路设计 -SCL / SDA 只要I2C逻辑电压匹配可以直接连接 需要上拉电阻 IO电压匹配电路设计 以上设计,FT触摸IC端口与Host端口之间不会互相有漏电,逻辑电平也符合正常设计范围。 IO电压匹配电路设计 ???????1、TX与RX走线,不要在FPC的两面重合的并行走线。(由于FPC较薄,在FPC的两面重合的并行走线会形成电容)。在同一面并行走线, TX与RX之间需保持一定距离,且需要地进行隔离。如果是在由于结构的限制,导致TX与RX必须交叉,尽量减少TX与RX交叉的面积,最好是交叉时垂直交叉走线。同时TX与RX的走线宽度使用最小线径走线(2-3mil)。 ???????2、IC外围的元器件尽量靠近IC放置。 ???????3、走线尽量整齐美观,走线尽量短,减小RX,TX走线的环路面积。

文档评论(0)

ligennv1314 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档