个人简历SRAM-Maconix-Grace-.doc

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
个人简历SRAM-Maconix-Grace-

个 人 简 历 基 本 信 息??? 姓名: ?管 小 进 性别:? 男???出生: 1980年05月 :? ? 电 话: 1 邮:? 工 作 经 验??? 2010(上海)Principal Engineer) Embedded Flash 主要工作: IP设计方面: 前期,结合客户需求定义Spec,在已有的IP的基础上进行architecture分析以及layout规划等;中期,电路模块设计与分析,主要负责Program/Erase/Read 时序控制逻辑和read相关电路 (decoder, SA, Timer), HV 相关电路(BGR, PUMP, Regulator )在项目比较紧急时也帮忙设计;后期对layout进行指导同时紧盯schedule,紧急情况下帮忙fullchip的验证工作。主要项目是.13/.18 工艺 单电源 embedded flash IPs 设计. 建立了比较自动化的fullchip 验证流程:用Verilog产生各种pattern需要的vector,再利用脚本程序(perl)将各种pattern所对应的vector, input file 以及期望的结果整合到一起,最后验证逻辑及时序部分和hsim(验证高压部分)。 测试优化方面: 根据测试需要改进了部分BIST的源代码(Verilog代码),优化了bist 的时间约束,从而使测试更自动化且节省测试时间。 SRAM 主要工作: 根据客户(SIM Card)需求,指导设计出了功耗较低,面积更小的SRAM instances(主要跟相同工艺SRAM Compiler 出来的相同size的instances 作比较),从而有可能使客户的产品更有面积成本优势; SRAM Testchip 优化,在已有的testchip instances基础上引入了BIST设计:包括前期分析SRAM BIST 算法,用Verilog编出源代码,调入已有的标准单元库(STD cell library)进行较简单的时序分析以及综合,后段的PR(place and routing) 交layout部门完成. ?2006/05—2009/12:芯原微电子(上海)在Division?担任Memory design工作, 主要负责的电路设计?2004/07--2006/04:旺宏微电子(苏州)在 Division担任Flash设计工作,主要学习研究Flash电路框架,以及主要模块(HV blocks, SA)等电路以及fullchip 的一些验证工作。 个 人 技 能??? 有方面的理论和悉设计每个环节的细节教 育 经 历??? 2003/09--2006/02 苏州大学 微电子学? 硕士? --2003/06 苏州大学 ? 本科??? Resume Personal Information Name: Kevin Guan Gender: MALE??? Date of Birth: 1980/05 Degree: Master Mobile: Working Years: 6 Email: kevin2103@163.com ?Work Experience? 2010/01 ~ now:Grace Semiconductor Memory(Embedded Flash SRAM ) Designer(Principal Engineer) Embedded Flash related: IP circuit design: Firstly, according to requirement of the customer, define the Spec. Base on the exist IP, study the architecture, evaluate the area of layout; Secondly, study and design main circuit blocks,including Program/Erase/Read timer control logic, read related blocks (decoder, SA, Timer). In some special case, help to design HV related blocks(BGR, PUMP, Regulator );Lastly, some guidance for layout, control the schedule of the project. If necessary, help

文档评论(0)

asd522513656 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档