- 1、本文档共6页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
08级EDA期中
设计8选1多路选择器,其中:d0、d1、....d7为8个数据源,a[2..0]为3位地址码,g为使能端(低电平有效,高电平输出’0’),y为选择输出端。当a=000时,d0输出,当a=001时,d1输出,以此类推。(15分)
LIBRARY IEEE;--打开电子电气工程师协会库
USE IEEE.STD_LOGIC_1164.ALL;--允许使用IEEE库中STD_LOGIC_1164程序包中的所有内容(.ALL)
ENTITY MUX81 IS--实体开头,8选1多路选择器,设此模块的器件名是MUX81,MUX81是实体名
PORT(a:IN STD_LOGIC_VECTOR(1 DOWNTO 0); --输入选择信号,
???? d0,d1,d2,d3,d4,d5,d6,d7,g:IN STD_LOGIC; --输入信号
???? y:OUT STD_LOGIC);--输出端,
END ENTITY;--实体结尾, ENTITY、IS、PORT、END ENTITY都是关键词,不分大小写
ARCHITECTURE ONE OF MUX81 IS—以关键词ARCHITECTURE引导,END ARCHITECTURE ONE结尾的语句称为结构体
BEGIN
PROCESS(a)—PROCESS引导的语句称为进程语句,(a)是进程的敏感信号表
BEGIN
IF (a=000) THEN y=d0;-- 当a=000,执行y=d0
ELSIF (a=001) THEN y=d1;-- 当a=001,执行y=d1
ELSIF (a=010) THEN y=d2;
ELSIF (a=011) THEN y=d3;
ELSIF (a=100) THEN y=d4;
ELSIF (a=101) THEN y=d5;
ELSIF (a=110) THEN y=d6;-- 当a=110,执行y=d6
ELSIF (a=111) THEN y=d7;-- 当a=111,执行y=d7
ELSE y=NULL;
END IF;
END PROCESS; --顺序语句IF_ THEN _ ELSIF _END IF是放在由PROCESS_END PROCESS引导的语句中
END ARCHITECTURE ONE;
二、右图是一个含有上升沿触发的D触发器的时序电路,试写出此电路的VHDL设计文件。
LIBRARY IEEE;--打开电子电气工程师协会库
USE IEEE.STD_LOGIC_1164.ALL;--允许使用IEEE库中STD_LOGIC_1164程序包中的所有内容(.ALL)
ENTITY MULTI IS--实体开头,上升沿D触发器,设此模块的器件名是MULTI,MULTI是实体名
PORT(CL:IN STD_LOGIC; --输入选择信号
???? CLK0:IN STD_LOGIC; --输入信号
???? OUT1:OUT STD_LOGIC);--输出端
END ENTITY;--实体结尾, ENTITY、IS、PORT、END ENTITY都是关键词,不分大小写
ARCHITECTURE ONE OF MULTI IS—以关键词ARCHITECTURE引导,END ARCHITECTURE ONE结尾的语句称为结构体
SIGNAL Q : STD_LOGIC;
BEGIN
PR01: PROCESS(CLK0)
BEGIN
IF CLK ‘EVENT AND CLK=’1’
THEN Q=NOT(CL OR Q);
ELSE
END IF;--IF语句结束
END PROCESS;--PROCESS进程语句结束
PR02: PROCESS(CLK0)
BEGIN
OUT1=Q;
END PROCESS;--PROCESS进程语句结束
END ARCHITECTURE ONE;
设计同步4位二进制计数器,其工作状态表及电路符号如下图。其中,clk为时钟信号输入端,s为置数端,r为清零端,en为使能端,d[3..0]为预置数据端,q[3..0]为计数输出端,co为进位信号输出端。
clk r s en 工作状态 x 1 x x 置零 上升沿 0 1 x 预置数 上升沿 0 0 1 计数 x 0 0 0 保持不变
LIBRARY IEEE;--打开电子电气工程师协会库
USE IEEE.STD_LOGIC_1164.ALL;--允许使用IEEE库中STD_LOGIC_1164程序包中的所有内容(.ALL)
USE IEEE.STD_LOGIC_UNSIGNED.ALL;--允许使用IEEE库中STD_LOGIC_UNSIGNED程序包中的所有内容(.ALL)
ENTITY CNT4 IS--实体开
您可能关注的文档
- 2013政法干警行测:图形推理重在敏感度224310327.doc
- 2013春季教材第五讲答案+地理+张艳平.docx
- 2013政府报告在线测试答案.doc
- 2013广东卷生物单科讲解.ppt
- 2014高考历史一轮复习必修一第五单元第11讲.doc
- 2014高考历史一轮复习必修一第三单元第6讲.doc
- 2013年高考安徽数学理科试题及答案.doc
- 2013年陕西省中考数学评卷分析.doc
- 2013年重庆市普通高校招生.doc
- 2014广东高考政治唯物辩证法测试.docx
- 中学建设市场风险分析与应对策略.docx
- 2024“假公章”易引发合同纠纷注意防范及补救措施(合同版本).docx
- 《陈情表》《项脊轩志》-统编版高中语文课内文言文挖空训练与重点知识归类(解析版).pdf
- 2024-2025学年小学英语五年级下册外研版(三起)(2024)教学设计合集.docx
- 2024-2025学年第一学期厦门市第二外国语学校九年级第二次月考英语Units5-8单元试卷讲评(1122).pptx
- 中学建设市场需求预测与潜力分析.docx
- 2024-2025学年小学英语一年级上册冀教版(一起)教学设计合集.docx
- 2024-2025学年小学英语一年级下册牛津上海版(试用本)教学设计合集.docx
- 中小学校园食品安全管理的重点领域.docx
- 2024-2025学年小学音乐五年级上册接力版(2024)教学设计合集.docx
文档评论(0)