网站大量收购独家精品文档,联系QQ:2885784924

实用多功能数时钟设计verilog.doc

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实用多功能数时钟设计verilog

题 目 学生姓名: 学 号: 专 业: 完成日期: 2014年 月日1)以4位LERD数码管显示时、分,时为24进制。 (2)时、分显示数字之间以小数点间隔,小数点以1Hz频率、50%占空比的亮、灭规律表示秒计时。 (3)整点报时采用蜂鸣器实现。每当整点前控制蜂鸣器以低频鸣响4次,响1s、停1s,直到整点前一秒以高频响1s,整点时结束。 (4)采用两个按键分别控制“校时”或“校分”。按下“校时”键时,时显示值以0~23循环变化;按下“校分”键时,分显示值以0~59循环变化,但时显示值不能变化。 背景知识介绍 (1)Verilog HDL简介 Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。   Verilog HDL 语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建模语言。此外,Verilog HDL语言提供了编程语言接口,通过该接口可以在模拟、验证期间从设计外部访问设计,包括模拟的具体控制和运行。   Verilog HDL语言不仅定义了语法,而且对每个语法结构都定义了清晰的模拟、仿真语义。因此,用这种语言编写的模型能够使用Verilog仿真器进行验证。语言从C编程语言中继承了多种操作符和结构。Verilog HDL提供了扩展的建模能力,其中许多扩展最初很难理解。但是,Verilog HDL语言的核心子集非常易于学习和使用,这对大多数建模应用来说已经足够。当然,完整的硬件描述语言足以对从最复杂的芯片到完整的电子系统进行描述。 (2)Quartus工程说明 创建工程时,路径中不允许有中文。 选择芯片型号:EP2C8Q208C8 其余直接下一步。 (创建的工程文件名为:*.qpf文件) 与工程设置: Assignments - Settings 弹窗右上角:Device… Device and Pin Options - Configuration - Use configuration device: EPCS1 Device and Pin Options - Dual-Purpose Pins - nCEO : Use as regular I/O 创建Verilog文件,和 Block Diagram文件。 完成编译后,下载。 编译:Processing - Start Compilation 引脚分配:Assignments - Pin Planner 下载程序:Tools - Programmer - Hardware Setup…: 选择对应的下载方式 Mode: JATG 注意文件名后缀为:*.sof 并勾选: Program/Configure 连接下载器线,和USB电源线,点击“Start”下载。 Progress:绿色100%,完成。 该下载方式:掉电后消失,须重新下载。 硬件设计 硬件配置 硬件搭建图 引脚配置图 软件设计 (1)Module led(clk,clr,miao,fen1,fen2,shi1,shi2,a,jiaos,jiaof,Ring, sel,seg); input clk,clr; input jiaos,jiaof,sel; output miao,fen1,fen2,shi1,shi2,seg; reg [3:0] fen1,fen2,shi1,shi2; reg miao; reg [3:0] sfbz; output reg[7:0] a; output reg Ring; output reg[1:0] sel; output reg[6:0] seg; always @(posedge clk) begin if(clr) miao=0; else miao=~miao; end always @(posedge miao or clr) begin if(clr) a=0; else if (a==8d59) a=0; else a=a+1; end always @(posedge miao or clr) begin if(clr) fen1=0; else if(jiaof fen14d9) fen1=fen1+1; else if(jiaof fen1==4d9) fen1=0; else i

文档评论(0)

173****7830 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档