- 1、本文档共6页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
00年第1次机械专业人才认证考试试题
100年度第1次機械專業人才認證考試試題
專業等級:初級電控系統工程師
科目:程式設計
考試日期: 100年 5 月 29 日 9:00 ~ 10:30 第 1頁,共 6 頁
選擇題35題(佔70%)
(A) 1. 如下圖所示,W為(A) (B) (C) (D)
(A) 2. 可程式控制器的輸出端點,下列何形式可接交流負載(A)繼電器輸出 (B)電晶體輸
出 (C)脈波輸出 (D)電容輸出 。
(A) 3. 下列布林代數何者正確?(A) (A) (B) (C) (D)
(A) 4. 對一個8位元CPU而言,『-29』數字以2的補數法表示為 (A) 1110 0011 (B) 1001 1101
(C) 1110 0010 (D) 0001 1101 。
(A) 5. 可程式控制器的輸入接點,一般按扭開關的接線方式為 (A)常開接點 (B)常閉接點
(C)共同接點 (D)接地。
(C) 6. 數位邏輯電路中,下列何者不屬於組合邏輯電路 (A)多工器 (B)解碼器 (C)計數器
(D)加法器 。
(A) 7. 執行下列陳述式後,變數a中的值為 (A) 3 (B) 4 (C) 1 (4)2 。
[Visual Basic]
Dim a, b As Integer
a = 15 : b = 27
Do Until a = b
If a b Then a = a - b
If a b Then b = b - a
Loop
[Visual C/C++]
int a, b;
a= 15; b=27;
do
{
if (a b) a= a-b;
if (a b) b= b-a;
}
while (a != b);
(C) 8. 關於PLC步進指令的描述,何者錯誤? (A)進入某一個步進點的指令為 SET (B)某
一步進點的起始指令為 STL (C)將步進點母線轉線轉回系統母線的指令為 END
(D)關閉某一個步進點的指令為 RST 。
(D) 9. 當可程式控制軟體程式的某一部份在不須要時,希望不執行它以縮短程式之掃瞄
時間,宜採用下列何種方式? (A)使用程式結束指令(END)?(B)使用重置指令
(SET) (C)使用空白指令 (NOP) (D)使用條件跳躍指令(C J P)。
(D) 10. 在C語言中,陣列array的宣告如下:
int array[ ][3]={{2,3},{1,2,3},{1,2,3,4}}; 則下列敘述何者正確? (A) array 為3行3
列之陣列 (B) array 共有10個元素 (C) array[1][1]=2 (D) 產生編驛錯誤。
(B) 12. 若有4個輸入,則真值表會有幾種不同的輸入組合? (A) 32 (B) 16 (C) 5
(D) 4 。
(D) 13. 有關可程式控制器的書寫語言-順序功能圖,下列何種敘述是錯的 (A) 屬於圖形
式語言 (B) 具結構化特性 (C) 提供條件式分歧、並行、跳躍等指令 (D) 不
可以混合其他種的語言來描述動作。
(B) 14. 如要以PLC控制步進馬達,宜選用何種輸出界面(A) 二極體(B)電晶體 (C) 繼電
器(D) SSR 。
(C) 15. 如下圖所示邏輯電路中,輸出F與輸入A,B的關係可表示為:
F(A,B)= (A) (B) (C) (D)A+B
(D) 16. 最簡單且用途最廣的記憶元件為 (A)互斥或閘 (B)解碼器 (C)編碼器 (D)正反
器。
(B) 17. 使用布林代數化簡方法,化簡下列布林函數 ,其結果為
(A) (B) (C) (D)
( C) 18. 在物件導向設計中,訊息的隱蔽性是透過哪一種方式來實現 (A) 繼承
(inheritance) (B) 多載(overloading) (C) 封裝(encapsulation) (D) 抽象化
(abstraction) 。
(A) 19. 下列敘述何者錯誤? (A)在設計數位電路時,常會使用硬體描述語言(VHDL)來
編譯(Compiler)原始程式 (B)CPLD、FPGA、系統晶片是實現數位電路可以使用的
元件 (C)硬體描述語言可縮短數位電路設計開發時程 (D)VLSI含有超過1000
個以上邏輯閘。
(
文档评论(0)