cpld专题实习.ppt

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
cpld专题实习

(湖南师大附中内部资料)高三化学习总复习课件:高三第五次周考试卷分析课0801(课件)(培训课件)班组建设与5S管理培训多媒体计算机系统常用硬件设备教材 郑重声明: 学号为单号的同学做“题目1”;学号为双号的同学做“题目2”;若要自选题目,必须在专周的第一天经过老师允许 不按以上要求进行设计的,按0分计! 总体说明: 每个同学要单独创建自己的文件夹,设计产生的所有文件均要存放在该文件夹中,便于自己备份整个目录。 先完成设计题目的基本部分,注意保存备份;再考虑扩展功能的添加、修改程序!自己觉得设计效果较好的版本一定要单独备份,以防最后改坏代码,导致无法进行验收! 仿真波形正确的,尽量进行实验箱的下载验证试验,可以获得更高的验收成绩。 在专周的最后一天,老师对每个同学单独进行验收和评分,验收的内容包括:Quartus II基本操作、VHDL语法、实现原理、仿真波形的说明、下载到实验箱测试,等等。 可编程器件应用(CPLD) 专题实习 设计基本要求: 对外部输入脉冲进行加1计数 实时显示计数值,显示方式为4位十进制 手动清零按键 使能控制按键,可暂停或继续计数 有设定值,当实际计数值=设定值时,LED指示灯亮,否则,LED灯灭。 可选的扩展功能: 可以对输入脉冲进行加法、减法计数的切换:对减法计数,设置预定值,减到0则用LED指示。 题目1:4位计数控制器 (注:单号的同学做题目1的设计) …… 计算机 实验箱 JTAG接口 并行接口 Cyclone芯片 时钟电路 48MHz 8个七段数码管 LED 按键、开关输入 外加时钟和开关输入 用4~6位数码管动态显示 其余电路都利用FPGA器件实现 DIG0 …… DIG7 a-g 三极管驱动 …… 设计分析——层次化设计框图 分频器 使能 MUX DIG4 … DIG1 … 4ms 48MHz 设计报告要求(7~15页) 1、设计题目、要求 2、实验设备: 硬件:PC计算机、EDA实验箱 软件:Windows 操作系统、Quartus II软件 3、设计方案和分析 4、设计电路、VHDL编程文件 5、仿真波形和仿真结果分析 6、实验步骤、实验结果、实习体会 7、注意:要求用A4纸张,每个班统一封面。除了仿真波形外,其余内容必须手写。 设计基本要求: 时、分、秒计时,00:00:00~23:59:59 6位数码显示时间,显示方式为6位十进制 有手动清零按键 有闹钟功能,可设定闹铃时间,到点发声(实验箱上有蜂鸣器)、LED发光指示,直到手动关闭 可选的扩展功能: 秒表功能,启动按钮后,从0开始进行秒的计数 可以按照12小时和24小时的计时方式切换 题目2:电子时钟 (注:双号的同学做题目2的设计) …… 计算机 实验箱 JTAG接口 并行接口 Cyclone芯片 时钟电路 48MHz 8个七段数码管 LED 按键、开关输入 外加时钟和开关输入 用6位数码管动态显示 其余电路都利用FPGA器件实现 DIG0 …… DIG7 a-g 三极管驱动 …… (湖南师大附中内部资料)高三化学习总复习课件:高三第五次周考试卷分析课0801(课件)(培训课件)班组建设与5S管理培训多媒体计算机系统常用硬件设备教材

文档评论(0)

gz2018gz + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档