计算机组成原理——存储器和总线实验.doc

计算机组成原理——存储器和总线实验.doc

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
计算机组成原理——存储器和总线实验

实验六 存储器和总线实验 一、实验目的 熟悉存储器和总线组成的硬件电路。 二、实验要求 按照实验步骤完成实验项目,利用存储器和总线传输数据 三、实验内容 实验原理图如下(省略图): (1)实验原理 按照实验所用的半导体静态存储器电路图进行操作,该静态存储器由一片6116(2K x 8)构成,其数据线(D0-D7)已和数据总线(BUS-DISP UNIT)相连接,地址线由地址锁存器(74LS273)给出,该锁存器的输入已连接至数据总线。地址A0-A7与地址总线相连,显示地址内容。数据开关经一三态门(74LS245)已连接至数据总线,分时给出地址和数据。因为地址寄存器为8位,接入6116的地址A7-A0,而高三位A8-A10本实验装置已接地,其容量为256字节。6116有三根控制线:/CS(片选线)、OE(读线)、WE(写线)。当片选有效(/CS=0)时,同时OE=0时,(WE=0)时进行读操作。本实验中将OE引脚接地,在此情况下,当/CS=0、WE=1时进行写操作,/CS=0、WE=0时进行读操作,其写时间与T3脉冲宽度一致。实验时T3脉冲由“单步”命令键产生,其他电平控制信号由二进制开关模拟,其中/CE(存储器片选信号)为低电平有效,WE为写/读(W/R)控制信号,当WE=0时进行读操作、当WE=1时为写操作。 (2)实验步骤 1、控制信号连接:位于实验装置右侧边缘的RAM片选端(/CE)、写/读线、(WE)、地址锁存信号(LDAR)与位于实验装置左上方的控制信号(/CE、WE、LDAR)之间对应相连接。位于实验装置左上方CTR-OUT的控制信号(/SW-B)与左下方INPUT-UNIT(/SW-B)对应相连接。 具体信号连接:/CW,WE,LDAR,/SW-B 2、完成上述连接,仔细检查无误后方可进入本实验。 在闪动上的“P.”状态下按动增址命令键,使LED显示自左向右第一位显示提示符“H”,表示本装置已进入手动单元实验状态。 3、内部总线数据写入存储器 给存储器的00、01、02、03、04地址单元中分别写入数据11、12、14、15,具体操作步骤如下: [ LDAR=1] [CBA=000][ [CBA=001] [/CE=1] [CE=1] [按”STEP”] [ LDAR=0] [CBA=000] [CBA=000] [/CE=0、WE=1] [ LDAR=0] [按”STEP”] 4、读存储器的数据到总线上 依次读出第00、01、02、03、04单元中的内容,观察上述各单元中的内容是否与前面写入的一致,具体操作步骤如下: [CBA=000] [CBA=000] [CBA=000] [CBA=000] [/CE=1] [/CE=1、LDAR=1] [/CE=0、WE=1] [按”STEP”] [ LDAR=0] A0 B0 A1 B1 A2 B2 A3 B3 A4 B4 A5 B5 A6 B6 A7 B7 E DIR D1 Q1 D2 Q2 D3 Q3 D4 Q4 D5 Q5 D6 Q6 D7 Q7 D8 Q8 CLK CLR A0 D0 A1 D1 A2 D2 A3 D3 A4 D4 A5 D5 A6 D6 A7 D7 A8 A9 A10 W G E 数据开关 三态门 地址寄存器AR 寄存器RAM 三态门 数据开关 数据开关 三态门 地址寄存器AR 寄存器RAM

文档评论(0)

xcs88858 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档