- 1、本文档共23页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
HT46系列微控制器简介
第一章 HT46系列微控制器簡介 本章單元 1-1 HT46微控制器特性 1-2 HT46接腳定義與功能 1-3 HT46家族成員介紹 1-4 驅動電路設計 1-1 HT46微控制器特性 A.技術特性 高效能RISC架構 低功率全靜態CMOS設計 工作電壓: fSYS=4MHz: 2.2V~5.5V fSYS=8MHz: 3.3V~5.5V 消耗電流: 典型2mA,電壓5V,頻率4MHz (使用石英震盪且ADC除能)。 最小1uA,電壓3V且WDT除能,省電模式下與無負載。 工作溫度: 操作溫度 -40°C 到 85°C (工業保證) 保存溫度 -50°C 到 125°C B.核心特性 程式記憶體: 4Kx16bit OTP/Mask ROM (HT46R232/HT46C232) 8Kx16bit OTP/Mask ROM (HT46R24/HT46C24) 資料記憶體: 192x8bit SRAM (HT46R23/HT46C23 ,HT46R232/HT46C232) 384x8bit SRAM (HT46R24/HT46C24) 表格讀取功能 堆疊深度: 8層(HT46R23/HT46C23, HT46R232/HT46C232) 16層(HT46R24/HT46C24) 直接與間接資料定址模式 位元運算指令 僅需63個高效率指令 大部分指令在1個機械週期內完成 C.週邊特性 從13到40個雙向I/O內含Pull-high選項設定 多工通道9位元或10位元類比/數位轉換介面 PWM(Pulse Width Modulator)輸出介面 埠A提供喚醒功能 外部中斷輸入 事件計數輸入 全功能計時器內含預除器與中斷 看門狗計時器(WDT) C.週邊特性 暫停與喚醒特性可以節省功率消耗 PFD(Programmable Frequency Divider)輸出 I2C介面(HT46R47/HT46C47例外) 內建RC震盪器 低電壓自動重置功能 程式碼提供保護功能 提供Mask版本用來大量生產 提供完整硬體與軟體開發工具 圖1-2.1 HT46系列各種封裝的接腳定義 接腳說明 接腳說明 接腳說明 圖1-2.2 HT46xx震盪電路連接方式 表1-2.1 晶體震盪器電路參考值 表1-2.2電阻Rosc與震盪頻率輸出關係表 圖1-2.3 重置電路連接 經濟型 A/D Type MCU 標準型A/D Type MCU 圖1-4.1 LED控制電路 圖1-4.2 喇叭控制電路 圖1-4.3 繼電器控制電路 圖1-4.4 UN2003A等效電路 圖1-4.5 光耦合輸出電路 光藕合器接腳圖 * 內部為史密特電路結構,低電壓動作。 - I /RES OSC1、OSC2 連接RC電路或外部晶體震盪器(由配置選項決定)作為內部系統時脈。在RC模式下,OSC2 的輸出端信號是系統時脈除以四。 石英晶體 RC電路 I O OSC1 OSC2 負電壓輸入,通常接地。 - - VSS 正電壓(2.2V~5.5V) fSYS=4MHz: 2.2V~5.5V fSYS=8MHz: 3.3V~5.5V - - VDD 功能描述 選項功能 型態 腳位名稱 雙向I/O接腳,可由指令決定是CMOS輸出還是史密特輸入結構,並可由(配置選項)決定是否要有內部提升電阻(位元設定)。可用指令規劃為A/D輸入時,此時會自動解除I/O之功能及內部提升電阻結構。 內部提升 I/O PB0/AN0 PB1/AN1 PB2/AN2 PB3/AN3 PB4/AN4 PB5/AN5 PB6/AN6 PB7/AN7 雙向I/O接腳,可由指令決定是CMOS輸出還是史密特輸入結構,並可由(配置選項)決定是否要有內部提升電阻(位元設定)。PA3~PA7除可當一般I/O外,還可有PFD、/INT、I2C之功能,可由(配置選項)規劃各腳是否具有該功能。一旦選用I2C功能後PA6與PA7不能再當一般I/O使用。 內部提升 喚醒 PA3或PFD PA5或INT PA6或I2C PA7或I2C I/O PA0~PA2 PA3/PFD PA4 PA5/ /INT PA6/SDA PA7/SCL 計時/事件計數時脈輸入(史密特輸入結構),無內部提升電阻結構。 - I TMR0~TMR1 雙向I/O接腳,可由指令決定是CMOS輸出還是史密特輸入結構,並可由(配置選項)決定是否要有內部提升電阻(埠設定)。 內部提升 I/O PF0~PF7 雙向I/O接腳,可由指令決定是CMOS輸出還是史密特輸入結構,並可由(配置選項)決定是否要有內部提升電阻(埠設定)。與設定為PWM功能接腳。 內部提升 IO或PWM I/O PD0/PWM0 PD1/PWM1 PD2/PWM2 PD3/PWM3
文档评论(0)