网站大量收购独家精品文档,联系QQ:2885784924

电阻resistor值的判定.DOC

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电阻resistor值的判定

1 電阻resistor)值的判定電阻的代表字母是R,單位是Ωohm),數值較高者,常以kΩ或MΩ表示,1KΩ=10Ω,1MΩ=10Ω,在電阻上的標示方法有數值標示法與色碼標示法。色碼的辨識: 顏色 黑 棕 紅 黃 綠 藍 紫 灰 白 金 銀 無色 第一位數 0 1 2 3 4 5 6 7 8 9 第二位數 0 1 2 3 4 5 6 7 8 9 指 數10x? = 0 1 2 3 4 5 6 7 -1 -2 容許誤差 ± 5% 10% 20% 誤差1%以下電阻色碼: 顏 色 黑 棕 紅 黃 綠 藍 紫 灰 白 金 銀 第一位數 0 1 2 3 4 5 6 7 8 9 第二位數 0 1 2 3 4 5 6 7 8 9 第三位數 0 1 2 3 4 5 6 7 8 9 指 數10x? = 0 1 2 3 4 5 6 7 8 9 -1 -2 容許誤差±) x 1% 2% x x 0.5% 0.25% 0.1% 0.05% x 5% 10% 下圖是三種常見電阻,自左而又分別是碳素電阻,金屬氧化膜Metal Oxide Film)電阻,與誤差1%精密金屬膜Metal Film)電阻。 碳素電阻:第一位數黃代表4,第二位數紫代表7,倍數色碼黃色代表104,誤差值色碼金色代表±5%,所以電阻值是47×104Ω470kΩ),而誤差±5%。 氧化金屬膜電阻:第一位數棕色代表1,第二位數黑色代表0,倍數色碼黑色代表100亦即1,誤差色碼金色也是±5%,所以電阻值是10×100Ω10Ω) ,而誤差±5%。 金屬膜電阻:第一位數棕色代表1,第二位數黑色代表0,第三位數黑色代表0,倍數色碼橙色代表103,誤差色碼棕色代表±1%,所以電阻值是100×103Ω100kΩ),誤差1%。 2 基本邏輯閘(Logic Gates)與其應用 邏輯閘是數位電子電路的基本單元,將許多各式各樣的邏輯閘加以適當地排列組合,便可設計出電腦、電子鐘錶等數位系統,也可用在工業控制上。 OR Gate: 電路符號與其真值表(Truth table) AND Gate: 電路符號與其真值表 NOT Gate: 電路符號與其真值表 NOR Gate: 電路符號、真值表與其等效電路 NAND Gate: 電路符號、真值表與其等效電路 XOR (Exclusive-OR) Gate: 電路符號、真值表與其等效電路 De Morgan Theorems: , 以下便是利用基本邏輯閘所設計出來的算術電路,全用於電腦的CPU之中。 Half Adder (半加法器): 內部電路設計與其真值表 Full Adder (全加法器):內部電路設計與其真值表 Half Subtractor (半減法器): 內部電路設計與其真值表 A B DIFF BORROW 0 0 0 0 1 0 1 0 0 1 1 1 1 1 0 0 Full Subtractor (全減法器): 內部電路設計與其真值表 A B BORIN D BOROUT 0 0 0 0 0 0 0 1 1 1 0 1 0 1 0 0 1 1 0 0 1 0 0 1 1 1 0 1 0 1 1 1 0 0 0 1 1 1 1 1 2×2 Multiplier (2×2乘法器): 內部電路設計 OR Gate之實驗範例 3 正反器(Flip-flops) 正反器是一種具有記憶特性的電路,它的輸出訊號除了與現在的輸入訊號有關以外,還與之前的輸出訊號有關。正反器可分為flip-flop與latch:有clock(CLK或CP)訊號輸入的正反器稱為flip-flop,沒有CLOCK訊號輸入的正反器稱為latch。而一般clock輸入訊號都是方波,其觸發方式可分為正源觸發(positively-edged triggered, ↑)、負源觸發(negatively-edged triggered, ↓)、半週期觸發等。 J-K Flip-flop: 電路符號、真值表、內部電路設計與其激發表(Excitation table) J K Q 0 0 Q0 0 1 0 1 0 1 1 1 Q0’ Q(t) Q(t+τ) J K 0 0 0 X 0 1 1 X 1 0 X 1 1 1 X 0 R-S Flip-flop: 電路符號、電路設計與其真值表 S R Q 0 0 Q0 0 1 0 1 0 1 1 1 X D Flip-flop: 電路符號、電路設計與其真值表 D Q 0 0 1 1 T Flip-flop: 電路符號、電路設計與其真值表 T Q(t) Q(t+τ) 0 0 0 0

文档评论(0)

2105194781 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档