- 1、本文档共82页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
接口技术-单片机原理与技术
2.1.3存储器地址分配 4个物理地址空间: 1.内部程序ROM(0000H-0FFFH/16位地址) 2.内部数据RAM(00H-0FFH/8位地址) 3.外部程序ROM(16位地址), 4.外部数据RAM(16位地址) 存储器地址分配 3个逻辑地址空间: 1. 程序存储器ROM(0000H-0FFFFH) 2.内部数据RAM(00H-0FFH) 3.外部数据RAM(0000H-0FFFFH) 程序存储器地址分配 0000H 0FFFH 1000H 0FFFFH /EA=1 外部 内部 0000H 0FFFFH /EA=0 外部 数据存储器地址分配 00H 1FH SFR 外部RAM 内部RAM 20H~2FH 30H 7FH 位寻址区 工作寄存器区 R0~R7,4组 80H 0FFH 0FFFFH 0000H 51CPU工作时序 1.时钟周期 T T=1/fOSC 2.机器周期 M M=12T 3.状态周期 S Si=2T ,i=1~6 4.指令周期 I I= (1、2或4) M 读外部ROM指令时序图 ALE PSEN S1 S2 S3 S4 S5 S6 P2 P0 A7-A0 A15 ------ A8 12 指令 A7-A0 数据 S1 A15 ------ A8 A7 ------ A0 A7 ------ A0 外接锁存器 P1 P2 51单片机最小系统 P0 C1 C2 +5V C R XTAL1 XTAL2 VCC VSS P1 P2 P3 RST 外 设 51单片机扩展系统 P0 G ALE D7~D0 PSEN P1 P2 最 小 系 统 地 址 锁 存 器 A7~A0 WR A15~A8 Vcc EA RD DBus CBus ABus 外 部 存 储 器 或 I/O 第三章 51指令系统 3.1指令的表示形式 指令的周期和长度 指令的构成 操作码 + [操作数] 操作码的助记符表示 保留标识符和用户标识符 3.2 七种寻址方式 1.立即寻址 MOV R0 , #0F0H 2.直接寻址 MOV 40H , 30H 3.寄存器寻址 MOV A , R7 4.寄存器间接寻址 MOV A , @R0 5.变址寻址 MOVC A , @A+PC 6.相对寻址 SJMP rel 7.位寻址 MOV C , 20H 3.3 五类操作功能 数据传送类 MOV、MOVX、MOVC 算术运算类 ADD、SUB、MUL、DIV 逻辑运算类 ANL、ORL 、CPL、RL 控制转移类 SJMP、LJMP、JC、LCALL 位操作类 SETB bit、ANL C,bit 例题 11,12,13,17,20,22,25 JMP @A+DPTR ; 散转指令 子程序调用和返回指令 位逻辑 条件转移 第四章 汇编语言程序设计 4.1 汇编语言格式 [标号:] 指令 [; 注释] 行编辑, 一条指令占一行 执行指令和伪指令 伪指令 ORG, END, DB, DW,DS,EQU, BIT 源程序的汇编 人工汇编和机器汇编 4.2汇编语言程序的设计方法 顺序、分支、循环、调用 流程图 第五章 单片机基本系统与扩展 1.三总线方法扩展 DB,AB,CB 2.地址译码方式 .全地址译码方式 .部分地址译码方式 .线选方式 5.1 存储器的扩展 存储器容量 = 2N,N为地址线数 常用存储器 27系列,28系列 扩展电路的基本连接方法 振 荡 和 复 位 电 路 8031 373 ALE P0 8 A0~A7 D0~D7 A8~A15 P2 /EA /PSEN /RD /WR (ROM) (RAM) /OE m 译码电路 /CE 存储器或I/O口 CPU 地址锁存器 /WE /RE G 5.2 并行I/O口的扩展 与外存储器地址统一编址 简单I/O口 用中小规模集成电路构成 可编程I/O口 大规模IC 智能I/O口 含CPU 简单I/O口的扩展电路 振 荡 和 复 位 电 路 8031 373 ALE P0 8 273 D0~D7 P2.7 /EA /RD /WR CPU G 输出设备 输入设备 D0~D7 + + 244 /G
文档评论(0)