- 1、本文档共7页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4选1选择器
简述WITH_SELECT_WHEN选择信号赋值语句和CASE_WHEN顺序语句的异同。 答:WITH_SELECT_WHEN选择信号赋值语句中是逗号,最后是分号;是并行语句,必须放在结构体中。 CASE_WHEN 顺序语句中是分号;是顺序语句,必须放在进程中。 简述WHEN_ELSE条件信号赋值语句和IF_ELSE顺序语句的异同。 作业 3-7 试分别用IF语句和CASE语句描述4选1多路选择器。 * 第4章 VHDL应用实例 4.1.5 数据选择器 4选1选择器用于四路信号的切换。4选1选择器有4个信号输入端INP(0)~INP(3),两个信号选择端A、B,一个信号输出端Y。当A、B输入不同的选择信号时,就可以使INP(0)~INP(3)中某个相应的输入信号与输出端Y接通。 【例4.10】4选1选择器的VHDL描述 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY MUX41 IS PORT(INP: IN STD_LOGIC_VECTOR(3 DOWNTO 0); A,B:IN STD_LOGIC; Y:OUT STD_LOGIC); END MUX41; ARCHITECTURE ART OF MUX41 IS SIGNAL SEL :STD_LOGIC_VECTOR(1 DOWNTO 0); BEGIN SEL=BA; PROCESS(INP,SEC) BEGIN IF(SEL=00)THEN Y=INP(0); ELSIF (SEL=01)THEN Y=INP(1); ELSIF (SEL=11)THEN Y=INP(2); ELSE Y=INP(3); END IF; END PROCESS; END ART; 【例2.28】用条件信号赋值语句描述的四选一数据选择器 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY mux44 IS PORT(i0,i 1,i2,i3,a,b:IN STD_LOGIC; q:OUT STD_LOGIC); END mux44; ARCHITECTURE aa OF mux44 IS SIGNAL sel: STD_LOGIC_VECTOR(1 DOWNTO 0); BEGIN sel=b a; q= i0 WHEN sel=00 ELSE i1 WHEN sel=01 ELSE i2 WHEN sel=10 ELSE i3 WHEN sel=11 ; END aa 【例2.20】 用CASE语句描述4选1多路选择器。 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY MUX41 IS PORT(S1,S2: IN STD_LOGIC; A,B,C,D:IN STD_LOGIC; Z: OUT STD_LOGIC); END ENTITY MUX41; ARCHITECTURE ART OF MUX41 IS SIGNAL S :STD_LOGIC_VECTOR(1 DOWNTO 0); BEGIN S=S1 S2; PROCESS(S1,S2,A,B,C,D) BEGIN CASE S IS WHEN 00=Z=A; WHEN 01=Z=B; WHEN 10=Z=C; WHEN 11=Z=D; WHEN OTHERS =Z=X; END CASE; END PROCESS; END ART; 答:WHEN_ELSE条件信号赋值语句中无标点,只有最后有分号;必须成对出现; 是并行语句,必须放在结构体中。 IF_ELSE顺序语句中有分号;是顺序语句,必须放在进程中。 * 第4章 VHDL应用实例
文档评论(0)