简易时钟设计毕业论文推荐.doc

  1. 1、本文档共31页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
简易时钟设计毕业论文推荐

PAGE 目 录 毕业设计‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥3 设计任务书‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥4 1单片机‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥5 1.1单片机简介‥‥…‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥5 1.2 8051简介‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥5 1.3课题的意义‥‥…‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥8 2总体方案‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥8 2.1电子钟设计的基本方法‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥8 2.1.1电子钟实现计时的方法‥‥‥‥‥‥‥‥‥‥‥‥‥8 2.1.2电子中的时间显示‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥9 2.1.3电子中的时间调整‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥9 2.2数码管的动态显示‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥10 3硬件设计‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥12 3.1电子钟的硬件设计模块‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥12 3.2时钟电路模块‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥12 3.3复位电路模块‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥14 3.4数码管显示电路模块‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥14 3.5按键电路模块‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥16 3.6电子时钟系统的设计原理图‥‥‥‥‥‥‥‥‥‥‥‥‥‥16 3.7相关引脚和元件‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥18 4软件设计‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥18 4.1程序流程图‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥18 4.2程序清单‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥20 5调试‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥27 5.1硬件调试‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥27 5.2软件调试‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥27 6总结‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥29 参考文献‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥30 毕业设计 题目: 简易时钟 系部: 机电工程系 班级: 08级矿山机电一班 设计人: 武李伟 指导老师:张海杰 完成时期: 2011年5月20日 设计任务书 设计题目 简易时钟 设计任务 可准确的显示北京时间 时间显示选择24小时模式 选用8051单片机将编写的程序下载到单片机中 采用伟福进行仿真 设计方案 利用单片机的定时和中断系统实现电子钟的计数和调时,采用8051定时中断方式实现24小时时钟的精确计时,通过外部的12MHZ晶振产生稳定的谐振,在8051内部定时器电路实现定时,当定时器溢出时实现中断,累计定时器的定时时间达1秒时,数码管的秒显示器加1,判断数码显示管的秒显示达60秒时,秒显示自动清零,显示加1判断分显示达60时,分显示自动清零,时显示加1,判断时显示达24时,是显示自动清零。从而实现00:00:00——23:59:59之间的任意时刻显示。 任务分配 硬件部分 软件部分 内容摘要 单片机 1.1.单片机简介 单片机即单片微型计算机的简称。由RAM、ROM、CPU构成,是集定时/计数和多种I/O接口于一体的微控制器。它体积小、成本低、功能强,广泛应用于智能设备和自动化控制系统上。而MCS--51系列单片机是单片机中最为典型和最有代表性的一种。这次设计通过对它的学习和应用,从而达到学习·设计·开发软·硬件的能力。 本设计主要设计一个基于8051单片机的简易时钟,并在数码管上显示相应的时间,通过控制键进行时间的调节。设计过程中采用伟福开发平台进行仿真。 1.2. 8051简介 8051是51系列单片机的一个型号,它是ATMEL公司生产的,是一个低电压,高性能CMOS8位单片机,片内含8K bytes的可反复擦写的Flash只读程序存储器和256bytes的随机存取数据存储器(RAM),有40个引脚,32个外部双向输入/输出(I/0)端口,同时内含2个外中断口。主要管脚有:XTAL1(19脚)和XTAL2(18脚)为振荡器输入输出端口,外接电阻电容组成的复位电路。VCC(40脚)和VSS(20脚)为供电端口,分别接+5V电源的正负端。P0~P3为可编程通用I/0脚,其功能用途由软件定义。下面对相关引脚加以介绍: VCC:+5电源 VSS:接地 P0口:(P0.0~P0.7)p0口是一组8位漏极开路型双向I/0,也即地址/数据总线分时复用口。作为输出口用时,每位能吸收电流的方式驱动8个TTL逻辑门电路,对口p0写“1” P1口:(P1.0~P1.7) p1口是一个内部上拉电阻的8位双向I/0口,p1的输

文档评论(0)

bodkd + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档