实验二 基本触发器.doc

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验二 基本触发器

实验二 基本触发器 实验目的 掌握基本RS触发器、D触发器、JK触发器的逻辑功能。 掌握时序电路的设计方法。 熟悉触发器之间相互转换的方法。 二、实验内容 通过模拟和仿真分析和验证三种触发器的逻辑功能及触发方式。 设计基本RS触发器、D触发器、JK触发器。 三、实验原理 触发器是构成时序逻辑电路的基本单元。它是一种具有记忆功能,能储存1位二进制信息的逻辑电路。 触发器的特点: ①具有两个稳定的状态,用来表示电路的两个逻辑状态; ②在输入信号作用下,可以被置成“0”态或“1”状态; ③当输入信号撤消后,所置成的状态能够保持不变。 我们把输入信号作用前的触发器状态称为现在状态(“现态”),用和表示(或用和表示);把在输入信号作用后触发器的状态称为下一状态(“次态”),用和表示。 RS基本触发器: 将触发器的次态与现态,以及输入信号之间的逻辑关系用表格的形式表示出来,称为状态转移真值表,简称状态表或真值表。 RD SD Qn Qn+1 功能 0 0 0 × 不允许 0 0 1 × 0 1 0 0 Qn+1=0 置“0” 0 1 1 0 1 0 0 1 Qn+1=1 置“1” 1 0 1 1 1 1 0 0 Qn+1=Qn 保持 1 1 1 1 2、D触发器: 正沿触发的D触发器的电路符号如下图所示。它是一个正边沿触发的D触发器,有一个数据输入端d,一个时钟输入端clk和一个数据输出端q。D触发器的真值表如下表所示。从表中可以看到,D锁存器的输出端只有在正沿脉冲过后,输入端d的数据才可以传递到输出端q。 D锁存器真值表 数据输入端 时钟输入端 数据输出端 D CLK Q X 0 不变 X 1 不变 0 ↑ 0 1 ↑ 1 3、JK触发器 带有复位/置位功能的JK触发器电路符号如下图所示。JK触发器的输入端有置位输入prn,复位输入clrn,控制输入j和k,时钟信号clk;输出端q和反向输出端nq。JK触发器的真值表如下表所示。 JK触发器真值表 输 入 端 输 出 端 PRN CLRN CLK J K Q NQ 0 1 X X X 1 0 1 0 X X X 0 1 0 0 X X X X X 1 1 ↑ 0 1 0 1 1 1 ↑ 1 1 翻 转 1 1 ↑ 0 0 Q NQ 1 1 ↑ 1 0 1 0 四、实验步骤及实验现象 (一)RS基本触发器: 启动Max plusⅡ软件,用图形输入法设计RS基本触发器。 编译源程序。保存文件。 新建波形文件,并设置参数 打开仿真器仿真,分析结果 (二)D触发器: 启动Max plusⅡ软件,用图形输入法设计D触发器。 编译源程序。保存文件。 新建波形文件,并设置参数 打开仿真器仿真,分析结果 (三)JK触发器: 启动Max plusⅡ软件,用图形输入法设计JK触发器。 编译源程序。保存文件。 新建波形文件,并设置参数 打开仿真器仿真,分析结果 附:RS基本触发器的原理设计图 D触发器的原理设计图 JK触发器的原理设计图 d q clk D锁存器 clrn q j clk k nq prn JK触发器

文档评论(0)

xy88118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档