电子时钟课程设计--基于VHDL的电子钟的设计精选.doc

电子时钟课程设计--基于VHDL的电子钟的设计精选.doc

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子时钟课程设计--基于VHDL的电子钟的设计精选

电子技术课程设计 题 目 基于VHDL的电子钟的设计 学院名称 电气工程学院 指导教师 XXX 职 称 教授 班 级 电力XXX班 学 号 2007XXX 学生姓名 XXX 2010年 01 月 15 日 课程设计任务书 学院 电气工程学院 专业 电气工程及其自动化 班级 电力XXX班 学号 2007XXXXXXX 姓名 XXX 指导老师 XXX 一 设计课题名称 基于VHDL的电子钟的设计 二 电子钟功能 本课题要求所设计的电子钟能够正常进行时、分、秒计时,并显示计时结果。同时具有校时功能。 三 设计要求 1.详细说明设计方案; 2.用VHDL编写设计程序; 3.给出系统仿真结果; 4.进行硬件验证。 目录 第一章 1.1引言----------------------------------------------------------------4 1.2 课题设计的背景、目的---------------------------------------4 第二章 2.1 EDA的简单介绍------------------------------------------------ 6 2.2 VHDL的简单介绍----------------------------------------------- 6 2.3 Quartus2 软件----------------------------------------------- 7 第三章 3.1电子钟的结构图 --------------------------------------------------9 3.2小时模块 ------------------------------------------------ 9 3. 3分钟模块 ---------------------------------------------- 11 3.4 秒钟模块 -------------------------------------------12 3.5 时间设置模块 --------------------------------------------- 14 心得体会 ------------------------------------------------------------ 17 参考文献 ------------------------------------------------------------ 18 第一章 1.1 引言 随着科学技术的不断发展,人们对时间计量的精度要求越来越高。数字电子钟走时精度高,稳定性好,使用方便,不需要经常调校,数字式电子钟用秒脉冲发生器的精度稳定保证了数字钟的质量,我们利用VHDL语言制作电子钟的详细程序。 1.2课题设计的背景、目的 20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。 时间对人们来说总是那么宝贵,工作的忙碌性和繁杂性容易使人忘记当前的时间。忘记了要做的事情,当事情不是很重要的时候,这种遗忘无伤大雅。但是,一旦重要事情,一时的耽误可能酿成大祸。但是,随着接受皮试的人数增加,到底是哪个人的皮试到时间却难以判断。所以,要制作一个定时系统。随时提醒这些容易忘记时间的人。 钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、定时启闭电路、定时开关烘箱、通断动力设备,甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,有着非常现实的意义。 掌握VHDL语言编制的小型模块,钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑

文档评论(0)

bodkd + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档