- 1、本文档共41页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《专业综合》课程设计-HDB3码电路测试与PSK2电路设计汇
《专业综合课程设计》任务书
学生姓名: 专业班级:
指导教师: 工作单位: 信息工程学院
题 目: HDB3码电路测试与PSK2电路设计
课程设计目的:
1.通过对THEX-1型综合实验平台的使用,较深入了解通信电路的原理;
2.掌握通信电路的测试方法和设计实验的方法;
3.学习利用EWB仿真设计简单通信系统的方法;
4.练习利用Protel绘制PCB电路的方法;
5.提高正确地撰写论文的基本能力。
课程设计内容和要求:
1.电路测试:测试HDB31,HDB32,HDB33,DPLL,PLL实验电路板。要求详细分析实验电路的工作原理(说明每个元器件的作用和功能),写出测试项目,并对测试结果作出详细分析;如果电路板不能测出所需要的结果,要分析原因,找出电路板损坏的部位。
2.用EWB做出PSK2的仿真电路,并测试各点的波形;要求详细分析电路原理(说明每个元器件的作用和功能),对测试结果作出详细分析。
3.用Protel绘制CLK的PCB电路。
4.查阅不少于6篇参考文献目 录
1.模拟调制通信系统测试 1
1.1 多级伪随机码发生实验 HDB31 1
1.1.1 实验原理 1
1.1.2 实验测试项目 3
1.1.3 实验测试结果 3
1.1.4 实验结果分析 4
1.2 HDB3编码实验 HDB32 4
1.2.1 实验原理 4
1.2.2 实验测试项目 7
1.2.3 实验测试结果 7
1.2.4 实验结果分析 9
1.3 HDB3译码实验 HDB33 9
1.3.1 实验原理 9
1.3.2 实验测试项目 10
1.3.3 实验测试结果 11
1.3.4 实验结果分析 11
1.4 数字锁相环提取同步信号实验 DPLL 11
1.4.1 实验原理 11
1.4.2 实验测试项目 15
1.4.3 实验测试结果 16
1.4.4 实验结果分析 17
1.5 锁相频率合成器实验 PLL 17
1.5.1 实验原理 17
1.6 环路参数设计方法 21
1.7 环路参数设计举例 22
1.7.1 实验测试项目 23
1.7.2 实验测试结果 24
1.7.3 实验结果分析 24
2.PSK2电路仿真 25
2.1 实验原理 25
2.2 仿真波形 30
3.时钟与三级伪码发生(CLK)的PCB图 33
3.1 实验原理 33
3.2 CLK的PCB图 35
4.课设设计小结 36
5.参考文献 37
HDB3码电路测试与PSK2电路设计
1.模拟调制通信系统测试
1.1 多级伪随机码发生实验 HDB31
1.1.1 实验原理
(一)电路组成
多级伪随机码发生实验是供给HDB3、PSK等实验所需时钟和基带信号。图1-1、1-2是实验电原理图,由以下电路组成:
1.内时钟信号源;2.多级分频电路;3.3级伪随机码发生电路;4.4级伪随机码发生电路;5.5级伪随机码发生电路。
图1-1 实验原理图
图1-2 实验原理图2
(二)电路工作原理
1.内时钟信号源
内时钟信号源由晶振J1、电阻R2和R3、电容C1、非门U1A,U1B组成,若电路加电后,在U1A的输出端输出一个比较理想的方波信号,输出振荡频率为4.096MHz,经过D触发器U2B进行二分频,输出为2.048MHz方波信号。
2.三级基准信号分频
设电路的输入时钟信号为2.048MHz的方波,由可预置四位二进制计数器(带直接清零)组成的三级分频电路组成,可逐次分频至1K方波。U3、U4、U5的第二引脚为各级时钟输入端,输入时钟为2.048MHz、P128KHz、8KH。
3.3级伪随机码发生器电路
伪随机序列,也称作m序列,它的显著特点是:(a)随机特性;(b)预先可确定性;(c)可重复实现。
电路由三级D触发器和异或门组成的三级反馈移存器组成。
4.4级伪随机码发生器电路
电路由4级D触发器和异或门组成的4级反馈移位寄存器。本电路是利用带有两个反馈抽头的4级反馈移位寄存器。
5.5级伪随机码发生器电路
电路由5级D触发器和异或门组成的5级反馈移位寄存器。本电路是利用带有两个反馈抽头(注意,反馈点是Q0与Q2)的5级反馈移位寄存器组成的。
1.1.2 实验测试项目
用20MHz双踪示波器观察TP1、TP2、TP3三个测试点的波形,TP1、 TP2、 TP3分别输出2048K、32K、2K时钟信号。
TP4输入2K时钟,方可测其三级伪随机、四级伪随机、五级伪随机码的波形。
1.1.3 实验测试结果
测试波形:
图1-3三级伪随机码
图1-4 四级伪随机码
图1-5 五级伪随机码
1.1.4 实验结果分析
经验证,实验结果与理论结
文档评论(0)