- 1、本文档共23页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《嵌入式应用系统设计》课程论文-基于ARM的音频接口设计汇
学号 成绩
《嵌入式应用系统设计》课程论文
题目 基于ARM的设计
作 者 班 级
院 别 专 业 电子信息工程
完成时间 20年1月
目 录
概述
1.1嵌入式系统的技术背景...................................................................1
1.2潜入式系统的应用...........................................................................1
系统的硬件设计
2.1系统设计方案...................................................................................2
2.2S3C2410的IIS模块........................................................................3
2.3音频芯片UD1314............................................................................5
系统的软件设计
3.1软件的整体设计...............................................................................6
3.2WAV文件格式.................................................................................10
3.3初始化UDA1314模块...................................................................12
3.4录音模块..........................................................................................15
3.5放音模块..........................................................................................171 概述1.1 嵌入式系统的技术背景
1.2系统的应用
2 系统的硬件设计
2.1系统设计方案
图1 硬件设计简图
AT91RM9200的IIS控制器由5个引脚与外部的音频编解码器相连。这些引脚分别是:系统时钟;位速率时钟(可使用内部或外部时钟源);字段选择;串行声音输入;串行声音输出。本设计中,UDA1341TS使用的是L3接口 ,该接口用来控制音频信号的音量大小以及低音等。L3接口有3个信号:L3MODE,L3CLK,L3DATA,将字节写入 L3总线寄存器。IIS总线控制器通过软件控制AT91RM9200的通用I/O引脚(笔者选用的是PA0、PA1、PA2三个通用I/O口)来支持L3接口。下图是本嵌入式音频系统的硬件电路连接图,见图2。
图2.硬件电路连接图
2.2 S3C2410的IIS模块
S3C2410的IIS总线简介
IIS总线是近年出现的一种面向多媒体计算机的音频总线,该总线专责于音频设备之间的数据传输,为数字立体声提供一个序列连接至标准编码解码器。S3C2410的IIS总线接口可以用实现对外部8/16位立体声音频数字信号编码解码电路的接口功能。它支持IIS总线数据格式和MSB-justified数据格式。IIS总线接口为FIFO操作提供DMA传输模式,代替中断模式,它可以同时传送或接收数据。
IIS模块特性:
——兼容IIS,MSB-justified格式数据
——每通道8/16位数据
——每通道16,32,48fs(采样频率)串行时钟
——可编程的分频器提供给主设备时钟和编解码时钟
——供给发送和接收用的32字节(2X16)的FIFO
——正常(Normal)传输模式和DMA传输模式
下面为IIS模块框图:
传输模式
传输模式分为正常(Normal)传输模式和DMA传输模式
1).正常模式
IIS控制寄存器中有一个FIFO准备好标志位(ready flag bits)用于FIFO发送和接收。当FIFO准备好发送数据,如果发送FIFO中不为空,FIFO准备好标志将被设置为1。如果发送FIFO为空,FIFO准备好
您可能关注的文档
- XX市中心血站数字化网络办公系统方案汇.doc
- XX市医院旧病房楼消防工程施工招标文件汇.doc
- XX工程人工挖孔桩基础作业指导书汇.doc
- XX市天然气利用工程PLC控制系统技术方案汇.doc
- XX市城市防洪达标工程延长段初步设计阶段地质勘察报告汇.doc
- XX市数字化城市管理系统建设工程系统方案书汇.doc
- XX市某住宅小区16号楼土建工程施工招标文件汇.doc
- XX市无障碍网站建设方案汇.doc
- XX市寿昌第一小学弱电工程设备项目采购招标文件汇.doc
- XX市环境卫生管理处压缩式垃圾车招标文件汇.doc
- 《客户关系的建立与维护(第2版)》中国移动的客户开发汇.ppt
- 《工业蒸汽锅炉过程控制系统设计》课程设计报告汇.doc
- 《嵌入式系统与应用》设计性实验报告-基于ARM的多通道仪表数据采集实验汇.doc
- 《工程材料与热加工基础》课程设计说明书汇.docx
- 《工程训练》报告-基于AT89C51单片机的电子时钟设计汇.doc
- 《应用胶体化学》论文大作业-石墨烯纳米材料汇.doc
- 《应用密码学》课程设计-RSA加解密的设计与实现汇.doc
- 《建筑供配电与照明》课程设计-某食品厂降压变电所的电气设计汇.doc
- 《建模与仿真》课程设计汇.doc
- 《微型计算机原理与接口技术》课程设计-音乐播放器课程设计汇.doc
文档评论(0)