网站大量收购独家精品文档,联系QQ:2885784924

《数字通信系统》课程设计说明书-位同步信号提取电路功能模块的设计与建模汇.doc

《数字通信系统》课程设计说明书-位同步信号提取电路功能模块的设计与建模汇.doc

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《数字通信系统》课程设计说明书-位同步信号提取电路功能模块的设计与建模汇

课程设计任务书 学生姓名: 专业班级: 指导教师: 阙大顺 王虹 工作单位: 信息工程学院 题 目: 位同步信号提取电路功能模块的设计与建模 初始条件: (1)MAX PLUSII、Quartus II、ISE等软件; (2)课程设计辅导书:《通信原理课程设计指导》 (3)先修课程:数字电子技术、模拟电子技术、电子设计EDA、通信原理。 要求完成的主要任务: (包括课程设计工作量及其技术要求,以及说明书撰写等具体要求) (1)课程设计时间: 周; (2)课程设计题目:位同步信号提取电路功能模块的设计与建模; (3)本课程设计统一技术要求:按照要求题目进行逻辑分析,掌握锁相法,画出实现电路原理图,设计出各模块逻辑功能,编写VHDL语言程序,上机调试、仿真,记录实验结果波形,对实验结果进行分析 参考文献:段吉海.数字通信系统建模与设计.北京:电子工业出版社,2004 江国强.EDA技术与应用. 北京:电子工业出版社,2010 John G. Proakis.Digital Communications. 北京:电子工业出版社,2011 指导教师签名: 年 月 日 系主任(或责任教师)签名: 年 月 日 目录 1 2 设计原理.............................................................. 3 3 设计思路 .......................................................................... 4 3.1 设计方法 ....................................................... 4 3.2 思路流程 ....................................................... 4 4 电路仿真 .......................................................................... 6 4.1 码型变换模块 ....................................................... 6 4.2 鉴相模块 ....................................................... 7 4.3 控制调节模块 ....................................................... 8 5 运行结果与总结............................................................................ 9 6 总电路图........................................................................... 10 7 心得体会........................................................................... 11 8 参考文献 9 成绩评定表 1 Xilinx ISE软件介绍   Xilinx ISE硬件设计工具。相对容易使用的、首屈一指的PLD设计环境 ! ISE将先进的技术与灵活性、易使用性的图形界面结合在一起,不管您的经验如何,都让您在最短的时间,以最少的努力,达到最佳的硬件设计。 利用Xilinx公司的ISE开发设计软件的工程设计流程,具体分为五个步骤:即输入(Design Entry)、综合(Synthesis)、实现(Implementation)、验证(Verification)、下载(Download)。   1)图形或文本输入(Design Entry)包括原理图、状态机、波形图、硬件描述语言,是工程设计的第一步,ISE集成的设计工具主要包括HDL编辑器、状态机编辑器、原理图编辑器、IP核生成器和测试激励生成器等。 综合(Synthesis)是将行为和功能层次表达的电子系统转化为低层次模块的组合。一般来说,综合是针对VHDL来说的,即将VHDL描述的模型、算法、行为和功能描述转换

文档评论(0)

liwenhua11 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档