数电课件ch064.ppt

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* 6. 4 异步时序逻辑电路的分析 一. 异步时序逻辑电路的分析方法: 分析步骤: 3.确定电路的逻辑功能。 2.列出状态转换表或画出状态图和波形图; 1. 写出下列各逻辑方程式: b)触发器的激励方程; c) 输出方程 d)状态方程 a)时钟方程 (1)分析状态转换时必须考虑各触发器的时钟信号作用情况 有作用,则令cpn=1;否则cpn=0 根据激励信号确定那些cpn=1的触发器的次态,cpn=0的触发 器则保持原有状态不变。 (2)每一次状态转换必须从输入信号所能触发的第一个触发器 开始逐级确定 (3)每一次状态转换都有一定的时间延迟 同步时序电路的所有触发器是同时转换状态的,与之不同,异步时序电路各个触发器之间的状态转换存在一定的延迟,也就是说,从现态Sn到次态Sn+1的转换过程中有一段“不稳定”的时间。在此期间,电路的状态是不确定的。只有当全部触发器状态转换完毕,电路才进入新的“稳定”状态,即次态Sn+1。 注意: 例1 分析如图所示异步电路 1. 写出电路方程式 ① 时钟方程 ②输出方程 ③激励方程 CP0=CLK ④求电路状态方程 触发器如有时钟脉冲的上升沿作用时,其状态变化; 如无时钟脉冲上升沿作用时,其状态不变。 CP1=Q0 二. 异步时序逻辑电路的分析举例 3. 列状态表、画状态图、波形图 ? ? ? ? 0 0 ? CP0 CP1 Q0 Q1 CLK ? 1 ? 1 1 1 ? 0 x 1 1 0 ? 1 ? 0 0 1 ? 0 x 0 0 0 ? 1 ? 1 (X----无触发沿 , ?----有触发沿) CP0=CLK CP1=Q0 根据状态图和具体触发器的传输延迟时间tpLH和tpHL, 可以画出时序图 4. 逻辑功能分析 该电路是一个异步二进制减计数器,Z信号的上升沿可触发借位操作。也可把它看作为一个序列信号发生器。 例2 分析如图所示异步时序逻辑电路. 状态方程 时钟方程 解 (1) 列出各逻辑方程组 (2) 列出 状态表 1 1 0 1 0 0 0 1 0 0 1 0 1 1 0 1 0 0 1 0 0 1 0 0 0 0 0 cp0 cp1 cp2 1 1 0 0 0 1 1 1 1 0 1 0 0 0 1 0 1 1 1 0 0 0 0 1 1 0 1 0 0 0 0 0 1 0 0 1 0 0 1 1 1 1 1 1 0 (cp=0表示无时钟下降沿,cp=1表示有时钟下降沿) 电路是一个异步五进制加计数电路。 (4) 逻辑功能分析 (3) 画出状态图

文档评论(0)

wxc6688 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档