网站大量收购闲置独家精品文档,联系QQ:2885784924

毕业设计(论文)电梯控制器的实现与仿真设计.docVIP

毕业设计(论文)电梯控制器的实现与仿真设计.doc

  1. 1、本文档共30页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目 录 摘要 I Abstract. II 第一章 绪论 1 1.1 选题的依据及意义 1 1.2电梯控制国内外现状及发展趋势 1 1.2.1 国内外电梯研究状况 1 1.2.2 电梯的发展趋势 2 第二章 电梯控制系统的实现平台 3 2.1 EDA技术的概述 3 2.1.1 什么是EDA技术 3 2.1.2 EDA的特点 3 2.1.3 EDA的应用展望 3 2.2 FPGA技术介绍 4 第三章 电梯控制系统的设计 5 3.1 电梯设计的具体目的及控制要求 5 3.2 电梯控制系统设计方案与思路 5 3.2.1 总体设计方案 5 3.2.2 电梯控制器设计思想 6 3.2.3 电梯的状态转换 6 第四章 电梯控制系统的设计 8 4.1 程序流程分析 8 4.2 电梯主控制器模块 9 4.3电梯楼层选择器模块 10 4.4 电梯译码器模块 10 4.5 电梯控制器顶层原理图 11 第五章 系统软件的仿真 12 5.1 Quartus II软件的介绍 12 5.2 电梯楼层选择器模块的波形软件仿真图 12 5.3 电梯译码器模块的波形软件仿真图 13 5.4 电梯清零的波形软件仿真图 14 5.5 电梯上运行波形软件仿真图 14 5.6 电梯下运行的波形软件仿真图 15 5.7 电梯上下运行的波形软件仿真图 15 总结 16 参考文献(References) 17 致谢 18 附录 19 电梯控制器的实现与仿真设计 摘要:由于传统电梯的控制方式(继电器控制)设计的电梯控制器有着使用寿命低,体积巨大,弧光放电非常严重,性能不稳的缺点,所以提出了基于 Verilog HDL语言的电梯控制器的实现与设计。 本设计以EDA软件为工具,FPGA 芯片为核心,运用EDA软件工具Quartus II,设计的各种功能用Verilog HDL语言来进行描述,而编译、仿真、调试及综合则通过在集成软件环境中进行。用FPGA芯片来实现6层电梯控制系统,电梯的进口和里面都安装了上下楼请求开关,乘客可自己选择要抵达的楼层。电梯的运转是以方向优先为准则的,也就是说当电梯上升的时侯只会响应上升的信号,下降的时候只响应下降的信号,直到电梯到达最顶层或者最底层,然后继续切换到另一状态模式运行。电梯具备有延时的功能,而且能够精确明显的表现出电梯的运行状态和电梯实时所处楼层。 关键字: 电梯,EDA,FPGA,Quartus II The Realization f Elevator Controller Design and Simulation Abstract:For traditional elevator control ( relay control ) huge volume elevator controller design , low life , arc discharge serious performance shortcomings instability proposed elevator controller design based on Verilog HDL . This design based on EDA software tools, the FPGA chip as the core, the various functions in EDA software tool Quartus II is described using Verilog HDL language, compiled in the integrated software environment, simulation and debugging and comprehensive. Complete the 6 layers of elevator control system with FPGA, the elevator entrance and with internal request context switches, passengers can choose to arrive at the floor. The priority principle, follow the direction of elevator running is rising only respond when the up signals,when is falling only respond when the down signals ,until after the top or bottom, and then moved to another mode. Elevator has the time delay function, a

您可能关注的文档

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档