ghz级数字模块的测试结构设计与实现-design and implementation of ghz digital module testing structure.docx

ghz级数字模块的测试结构设计与实现-design and implementation of ghz digital module testing structure.docx

  1. 1、本文档共87页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ghz级数字模块的测试结构设计与实现-design and implementation of ghz digital module testing structure

摘要随着集成电路设计技术的飞速发展和集成电路工艺特征尺寸的不断缩小,各 种微观效应的影响愈加突出,这将导致电路在流片后实测结果与流片前分析结论 的一致性逐渐变差。因此,为确保芯片设计的正确性,电路需要进行流片测试。 本文针对 GHz 级数字模块的测试结构展开研究,GHz 级数字模块具有较多的高速 输入输出端口,直接引出测试需要使用众多价格昂贵的高速 I/O,这将导致高速 I/O 电路占用了很大的芯片面积,且封装和测试成本很高。因此,本文的目标是研究 和设计一种引脚少、成本低且支持 GHz 级时钟可变频调测试的可重用数字关键模 块流片后测试结构。本文针对 GHz 级数字关键模块电路的流片后测试难点,提出了一种 GHz 级数 字模块流片后测试的设计方案,并实现了一款 65nm CMOS 工艺下全定制 CAM 模 块的流片后测试设计。文章的主要工作和创新点如下:1. 采用 JTAG 协议和扫描链设计技术相结合的策略,在不降低待测数字模块 内部输入输出端口的可控制性和可观察性的前提下,有效减少了输入输出引脚的 数目。2. 提出一种时钟可变频和时钟频域切换的设计方法,有效解决了流片后性能 测试频点需求多和功能测试高频输出响应成本开销大的难题。本文性能测试频点 的可配置范围为 10MHz-2.4GHz,可以完全满足流片后高频率和多频点的测试需 求。3. 基于 65nm CMOS 工艺,采用半定制流程实现了 GHz 级数字模块流片后测 试结构,并完成了一款全定制 CAM 的流片测试实现。版图实现面积为 0.385mm2, 与同类的测试方案相比,本设计的面积节约较多。此外,本设计采用低频率时钟 输出响应,不需要高速 I/O,使得测试成本大大降低。关键词:JTAG;功能测试;性能测试;时钟切换;扫描链技术ABSTRACTWith the rapid development of integrated circuits design and technology scaling, many parasitic effects become more severe, which lead to unconsistency between the test results of real chip and the analysis before taping out. Therefore, circuits must be verified through taping-out in order to ensure the correctness of chip design. This thesis investigates the test architecture of digital module in GHz level. GHz level digital module has a lot of input-output ports. The common used direct test method needs many expensive and high speed I/O pins which will occupy a majority of chip area and the packaging cost of high frequency chip is very high. So this thesis tries to design a reusable taping-out test architecture with little pins and low cost which can also surport the debug and test of clock frequency ranging in GHz level.A solution of GHz level digital module taping-out test against the problems metioned above is presented in this thesis, and a full-custom CAM taping-out test in 65nm CMOS process is also implemented. The main contribution and innovative points are as follows:The strategy of combining the JTAG protocol and scan chain technology is applied. The strategy can not only reduce the number of pins effectiv

您可能关注的文档

文档评论(0)

peili2018 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档