第4章 QuartuaIIHDL输入设计.ppt

  1. 1、本文档共46页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA技术与VHDL 第4章 QiartuaII的HDL输入设计 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.1 十进制计数器实现流程 4.2 引脚设置和下载 4.2 引脚设置和下载 4.2 引脚设置和下载 4.2 引脚设置和下载 4.2 引脚设置和下载 4.2 引脚设置和下载 4.2 引脚设置和下载 4.2 引脚设置和下载 4.2 引脚设置和下载 4.3 SignalTapII实时测试 4.3 SignalTapII实时测试 4.3 SignalTapII实时测试 4.3 SignalTapII实时测试 4.3 SignalTapII实时测试 习 题 实 验 与 设 计 实 验 与 设 计 实 验 与 设 计 实 验 与 设 计 实 验 与 设 计 实 验 与 设 计 实 验 与 设 计 实 验 与 设 计 4.2.3 编程配置器件 图4-30 AS模式编程成功 1.打开SignalTap?II编辑窗 图4-31 SignalTap?II编辑窗 2.调入待测信号 3.SignalTap II参数设置 图4-32 SignalTap II编辑窗 KONXIN 4.文件存盘 图4-33 设定SignalTap?II与工程一同综合适配 KONXIN 5.编译下载 图4-34 下载cnt10.sof并准备启动SignalTap?II 6.启动SignalTap?II进行采样与分析 图4-35 SignalTap?II采样已被启动 6.启动SignalTap?II进行采样与分析 KONXIN 图4-36 SignalTap?II数据窗设置后的信号波形 6.启动SignalTap?II进行采样与分析 7.SignalTap II的其他设置和控制方法 KONXIN 4-1. 归纳利用QuartusII进行VHDL文本输入设计的流程:从文件输入一直到SignalTap II测试。 4-2. 由图4-35、4-36,详细说明工程设计cnt10的硬件工作情况。 4-3. 如何为设计中的SignalTap II加入独立采用时钟?试给出完整的程序和对它的实测结果。 4-4. 参考Quartus?II的Help,详细说明Assignments菜单中Settings对话框的功能。 (1)说明其中的Timing Requirements Qptions的功能、使用方法和检测途径。 (2)说明其中的Compilation Process的功能和使用方法。 (3)说明Analysis Synthesis Setting的功能和使用方法,以及其中的Synthesis Netlist Optimization的功能和使用方法。 (4)说明Fitter Settings中的Design Assistant和Simulator功能,举例说明它们的使用方法。 4-5. 概述Assignments菜单中Assignment Editor的功能,举例说明。 4-6. 说明Change Manager的功能。 4-1. 组合电路的设计 (1) 实验目的:熟悉QuartusⅡ的VHDL文本设计流程全过程,学习简单组合电路的设计、多层次电路设计、仿真和硬件测试。 (2) 实验内容1:首先利用QuartusⅡ完成2选1多路选择器(例3-3)的文本编辑输入(mux21a.vhd)和仿真测试等步骤,给出图3-3所示的仿真波形。最后在实验系统上进行硬件测试,验证本项设计的功能。 (3) 实验内容2:将此多路选择器看成是一个元件mux21a,利用元件例化语句描述图3-18,并将此文件放在同一目录中。 以下是部分参考程序: ... COMPONENT MUX21A PORT ( a,b,s : IN STD_LOGIC; y : OUT STD_LOGIC); END COMPONENT ; ... u1 : MUX21A PORT MAP(a=a2,b=a3,s=s0

文档评论(0)

187****5045 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档