- 1、本文档共12页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于EPF10K10LC843FPGA最小系统
《电子设计自动化(EDA)技术》课程实训报告
题目: 基于EPF10K10LC84-3的FPGA最小系统
姓 名:
院 系:
专 业:
学 号:
指导教师:
完成时间: 年 月 日
设计题目 基于EPF10K10LC84-3的FPGA最小系统 设计要求
1.原理图要合理规划;
2.元件的布线布局要整洁美观
设计过程
1.创建一个PCB工程项目的工作环境;
2.原理图的编写和ERC检查;
3.对每个元件进行封装检查;
4.在PCB图中对元件布局及布线;
5.实训总结。 成绩评定 指导教师评语
课程设计等级
目 录
1 课程设计题目、内容与要求……………………………………4页
1.1 设计内容 …………………………………………………4页
1.2 具体要求 …………………………………………………4页
2 系统设计…………………………………………………………5页
2.1系统原理 …………………………………………………5页
2.2 设计思路 …………………………………………………6页
3 系统实现 ……………………………………………………… 6页
3.1电源电路和复位电路模块 ………………………………6页
3.2 外部时钟模块 ……………………………………………6页
3.3 下载电路模块 ……………………………………………7页
4 硬件验证操作说明………………………………………………7页
4.1 PCB工程项目的环境创建…………………………………7页
4.2原理图的编写和ERC检查…………………………………8页
4.3元件的封装检查……………………………………………9页
4.4 PCB图中元件的布局和布线………………………………9页
5总结 ………………………………………………………………12页
6 参考书目…………………………………………………………12页
基于EPF10K10LC84-3的FPGA最小系统
摘 要:提出一种新的FPGA最小系统开发板的设计思想,开发板以ALTERA公司的的ACEX1K 系列的EPF10K10LC84-3为主芯片,整体采用模块的设计,文章对流程进行了详细地阐述与以微处理器为核心的数字系统相比,可靠性高,运行速度快
基于EPF10K10LC84-3的FPGA最小系统
2.2设计思路
1.电源电路将产生一个3.3V和1.5V的输出电路,复位电路利用高低电平的原理设计;
2.显示电路由7段数码管进行显示;
3.下载电路连接芯片与电脑之间的数据传输;
4.外部时钟电路将产生标准1Hz的秒脉冲信号
3 系统实现
3.1电源电路和复位电路模块
电源电路
VREF一般是3.3V,假定VCC出入为5V,则此电路可输出一个3.3V和1.5V的电压。复位电路是利用高低电平的原理进行控制,所以这里只需接在1.5V的输出端。
3.2 外部时钟模块
外部时钟电路
外部时钟电路直接采用5V供电,经过555电路,直接输出标准1Hz的秒脉冲。
3.3 下载电路模块
接口电路
4硬件验证操作说明
4.1 PCB工程项目的环境创建
在菜单栏中选择文件 新建 工程 PCB工程
4.2原理图的编写和ERC检查
原理图的编写
在菜单栏中选择文件 新建 原理图
原理图编写完后就是ERC检查:
右键单击原理图文件名弹出对话框后,选择Compile Document Sheet1. SchDoc,检查完后,就会弹出右边的Messages信息框。信息框中只要没有Error的提示,一般就情况下就没有问题了,关于Waming的提示可以忽略。若想要把Waming的提示也解决掉,就要对相应的警告予以解决办。
4.3元件的封装检查
双击原理图中的每一个元件,选择右下方的封装描述就可以看到每个元件的封装情况。
4.4 PCB图中元件的布局和布线
首先要新建一个PCB图:
然后选择设计中的Import Changes From PCB_Project.PrjPCB
最后如下图所示:
选择执行更改 使更改生效 点击右边的确定,结果如下:
排版后最终形成的PCB图如下:
文档评论(0)