精品EDA复习资料.doc

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
一、名词术语解释(约20%) 第1 第2EDA设计流程及其工具 第3FPGA/CPLD结构与应用 EDA Electronic Design Automation电子设计自动化; ASIC Application Specific Integrated Circuit专用集成电路; VHDL Very High Speed Integrated Circuit Hardware Description Language 高速集成电路硬件描述语言; SRAM Static Random Access Memory 静态随机存储器; CPLD Complex Programmable Logic Device复杂可编程逻辑器件; HDL Hardware Description Language 硬件描述语言; SOPC System On a Programmable Chip 可编程芯片系统; PROM Programmable Read Only Memory可编程只读存储器; LUT Look Up Table 可编程的查找表; FPGA Field Programmable Gate Array 现场可编辑门阵列 IP Intellectual Property 知识产权核; CPU Central Processing Unit 中央处理器 SOC System On a Chip 单片电子系统 IEEE Institute of Electrical and Electronics Engineers 电机工程师协会 CAD CAM CAT CAE Computer Aided Design/Manufacture/Test/Engineering 计算机辅助设计/制造/测试/工程技术 PCB Printed Circuit Board 印刷电路板 LAB Logic Array Block 逻辑阵列块 PGA Programmable Gate Array 可编程门阵列; PLD Programmable Logic Device 可编程逻辑器件 PLA Programmable Logic Array 可编程逻辑阵列 PAL Programmable Array Logic 可编程阵列逻辑 GAL Generic Array Logic 通用阵列逻辑 RTL Register Transport Level 寄存器传输级 LE/LC Logic Element/Cell 逻辑元 二、回答问题(约10%) (1)第5VHDL设计进阶 5.3 数据对象(信号与变量的异同点) 信号SIGNAL 变量VARIABLE 基本用法 用于作为电路中的信号连线 用于作为进程中局部数据存储单元 适用范围 在整个结构体内的任何地方都能适用 只能在所定义的进程中使用 行为特性 在进程的最后才对信号赋值 立即赋值 异:(1)使用和定义范围:前者是实体,结构体和程序包;后者仅限于定义了变量的进程或子程序的顺序语句。(2)前者克列入敏感表,而后者不能。(3)前者可以容纳当前值还可以保持历史值,后者为临时的数据存储单元。(4)前者属于并行信号赋值,后者属于顺序信号赋值。 同:两者都是描述硬件系统的基本数据对象。 (2)第7 7.1 一般有限状态机的设计 状态机的必要性及组成,各个部分的作用 组成部分: (1)说明部分:使用TYPE语句定义性的数据类型 (2)主控时序进程 :负责状态机运转和在时钟驱动下负责状态装换的过程。 (3)主控组合进程:主控组合进程的任务是根据外部输入的控制信号(包括来自状态机外部的信号和来自状态机内部其它非主控的组合或时序进程的信号),或(和)当前状态的状态值确定下一状态(next_state)的取向,即next_state的取值内容,以及确定对外输出或对内部其它组合或时序进程输出控制信号的内容。 (4)辅助进程:配合状态机工作的祝贺进程或时序进程。 三、程序改错(约20%) (1 (25-11:四选一多路选择器的实现 【例5-11】 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY mux4 IS PORT (i0, i1, i2, i3, a, b : IN STD_LOGIC;

文档评论(0)

beifanglei + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档