实验二_王浩文_田媛_严建业.doc

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验二_王浩文_田媛_严建业

EDA技术与应用实验报告 姓名 王浩文 田媛 严建业 学号 113200880200010 113200880200009 113200880200020 专业年级 08电子信息工程 实验题目 用原理图输入法设计较复杂数字系统 实验目的 熟悉原理图输入法中74系列等宏功能元件的使用方法,掌握更复杂的原理图层次化设计技术和数字系统设计方法。完成8位十进制频率机的设计。 实验原理 利用教材中的2位计数器模块,连接它们的计数进位,用4个计数模块就能完成一个8位有时钟使能的计数器; 实验内容 完成2位频率计的设计; 完成测频时序控制电路的设计; 完成分频电路的设计; 完成频率计顶层电路的设计。 实验步骤 按照教材所给的原理图用74390设计一个有时钟使能的2位十进制计数器; 按照教材所给的原理图用7493和74154设计一个测频时序控制电路; 按照老师所给的分频器VHDL代码设计一个分频电路; 利用上述底层文件完成频率计顶层定路的设计。 实验结果及分析 仿真时间设置为100us后,经过21s软件仿真,出现了16832个警告,仿真得到的结果是81,在考虑误差的情况下是正确的。将文件下载到实验板上后,在8段数码管上现实的数据也是81,成功的实现了频率的测量。 实验过程中所遇到的问题及相应的解决方法 问题1. 分频电路无法通过编译 原因:标准逻辑信号fp的位宽是4位,而不是5位 解决方法:将其位宽改为4位。 问题2. 方仿真时无法得到正确的仿真结果 原因:仿真时间60us太短 解决方法:将仿真时间延长到100us 附录 (原理图或VHDL代码) 图一:2位十进制计数器(见教材157页图6-9) 图二:测频时序控制电路(见教材160页图6-15) 图三:分频电路VHDL代码 图四:频率计顶层电路原理图 图五:仿真波形

文档评论(0)

qwd513620855 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档