(青岛大学)数字电路实验课件3_(计数器__时序逻辑设计__555定时器、综合设计、VHDL、译码器数据选择器).ppt

(青岛大学)数字电路实验课件3_(计数器__时序逻辑设计__555定时器、综合设计、VHDL、译码器数据选择器).ppt

  1. 1、本文档共56页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
(青岛大学)数字电路实验课件3_(计数器__时序逻辑设计__555定时器、综合设计、VHDL、译码器数据选择器)

三、实验内容 1、用JK触发器设计一个8421码十进制同步加法器。(仿真) 2、用D触发器设计一个110串行序列信号检测器。 (接线) 3、用D触发器设计一个同步四相时钟发生器,其输入时钟CP及各输出波形如图4.7.2(仿真) 其中,1、2必做,3选做。 下次实验做实验教材的实验5和实验6 预习要求: 提前设计实验6 实验五 用555定时器及其应用 一、实验目的 1、熟悉555定时器的工作原理 2、熟悉555定时器的功能及使用方法 3、熟悉由555定时器组成的脉冲信号产生与变换电路及定时电阻、电容对振荡周期和脉冲宽度的影响。 二、实验器材 1、数字电路实验箱 2、示波器 3、555定时器1个 4、集成电路插座1个 5、5.1K电阻模块2个,2K电阻模块1个 6、47uF,0.1uF,0.01uF电容模块各1个 7、10K电位器模块1个 555定时器 电压比较器的功能: v+ v-,vO=1 v+ v-,vO=0 两个电压比较器 Q Q 三、实验内容 1、555定时器功能测试(仿真) 2、555构成单稳态出发器(接线) 要求:输入信号为1KHz,5Vpp,偏移量为2.5V的方波信号,电阻R分别取5.1K和2K,观测2、3管脚及0.1uF电容上的电压波形,标出周期,电压的最大、最小值,测量tw,并与理论值相比较。 3、 555构成多谐振荡器(接线) 要求:观测3号管脚及0.1uF电容上的电压波形,标出周期,电压的最大、最小值,计算占空比。再将R2电阻换为10K电位器,取不同电阻观察波形变化。 4、 555构成施密特出发器(仿真) 555功能测试 图 2.2.10.4 555定时器构成单稳态触发器电路 +5V · · · · · · · · · 0.01μF VCC RD GND VCO C 0.1μF R + - D 5.1kΩ R1 C1 0.01μF vI 1kHz 8 4 6 2 3 7 5 1 TH TR DIS OUT vO 555 · VC 不要 九孔方板使用方法 直流稳压电源使用方法 电压选择 通断选择 电压输出 F10函数信号发生器使用方法 [输出] (绿灯不亮) [shift] [脉宽](即选方波) [频率][1][KHZ] [幅度][5][VPP] [shift][猝发](即偏移)[2.5] [VPP] [输出] (绿灯点亮) 实验六 数字电路综合实验 一、实验目的 1.融会贯通组合逻辑和时序逻辑电路的全部内容,在掌握单元电路的基础上,学习对它们的综合应用。 2.通过对一个简单数字系统的设计和调试,学会电路的基本设计方法和基本调试技能。 3.设计一个数字转速计系统的数字电路。 二、设计要求 1、转速计最大量程为1500转/分; 2、假定每转一周产生一个脉冲信号; 3、可直接从数码管读出转速值,单位为 n转/秒,或n转/分。 数字转速表 转速传感器产 生电脉冲信号 信号采集与 处理电路 显示器件 信号采集与处理电路 定时器 控 制 门 计 数 器 译 码 器 传感器信号 数字转速表 实验考试范围 组合逻辑电路设计 时序逻辑电路设计 计数器 仪器使用 实验四 计数器及其应用 一、实验目的 1、学习用集成触发器构成计数器的方法。 2、掌握中规模集成计数器的使用方法及功能测试方法。 二、实验仪器及器件 1、数字电路实验箱 2、数字示波器 3、74LS74(双D触发器) 4、74LS192(同步十进制加法计数器) 5、74LS08(2输入与门)(输入输出管脚图与74LS00相同) 6、74LS00 三、实验内容 1、用D触发器构成4位二进制加法计数器(参照图4. 2),其中CP接1HZ或1KHZ时钟信号,Q0、Q1、Q2、Q3接指示灯。分别用指示灯和示波器观察计数结果,并画出波形图。 t t t C P t Q 2 Q 0 Q 1 t Q 3 2、测试74LS192和74LS161集成计数器的逻辑功能。 VCC D0 RD BO CO LD D2 D3 D1 Q1 Q0 CPD CPU Q2 Q3 GND 1 2 3 4 5 6 7 8 74LS192 16 15 14 13 12 11 10 9 输入 输出 Rd LD CPu CPd D3 D2 D1 D0 Q3 Q2 Q1 Q0 1 × × × × × × × 0 0 0 0 0 0 × × d3 d2 d

文档评论(0)

beoes + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档