《电子技术应用实验课件》.pptVIP

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
常用数字逻辑门电路的研究 实验目的 实验原理 注意事项 实验内容 ?一、实验目的? 1. 熟悉数字电路实验系统的正确使用方法; 2. 熟悉CMOS各种常用门电路的逻辑符号及逻辑功能; 3. 测量逻辑门电路的时延参数; 二、实验原理 1. CMOS常用门电路 CD4001(四2输入或非门)引脚图 ≥1 ≥1 ≥1 ≥1 CD4011(四2输入与非门)引脚图 CD4069(六反相器)引脚图 1 1 1 1 1 1 CD4070(四异或门)引脚图 =1 =1 1= 1= 74LS125(三态门)引脚图 1 ▽ EN EN EN EN ▽ ▽ ▽ 1 1 1 74LS03(集电极开路门)引脚图 数字逻辑箱 三、实验内容 1、对CD4070的逻辑功能的测试 (1)用逻辑箱观测4070的逻辑功能并完成下表 逻辑开关 指示灯 输 入 输 出 引脚( ) 引脚 ( ) 引脚 ( ) 0 0 0 1 1 0 1 1 (2)CD4070处于工作状态,并且使4070的1脚接高电平,2脚接频率为2KHZ的TTL信号。 请用双踪示波器观察4070的2脚和3脚信号。画出这两个波形,标出信号周期,幅度和两信号相位关系。 CD4069引脚图 2、利用六反相器CD4069测量逻辑门电路的时延参数。将CD4069中的六个非门依次串联连接,在输入端输入250KHz的TTL信号,用双踪示波器测总的延时,计算每个门的平均传输延迟时间的tpd的值。 HEF4069UBP 器件资料中的时延参数 输入 输出 测量逻辑门电路的时延参数 若出现故障,检测时因遵循以下步骤: 1、检查电源及各使能端。 2、检查各集成块输入输出是否正常。(一级一级检查到集成块引脚,注意不要造成引脚短路。) 四、注意事项 五、思考题 1、为什么异或门可用作非门,如何使用? 为什么异或门是可控反相器? 2、为什么CMOS集成门电路多余输入端 不能悬空? 下次实验预习题目 实验三 常用数字逻辑门输入输出特性测试 1) 空载时,CMOS器件的ViLmax,,ViHmin,,VoLmax,,VoHmin,各是多少? 2) CMOS 反相器输出为低电平时,其等效结构中是NMOS导通?还是PMOS导通?

文档评论(0)

沙卡娜 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档