数字电路逻辑设计 第4章 组合逻辑电路练习(精品·公开课件).pptVIP

数字电路逻辑设计 第4章 组合逻辑电路练习(精品·公开课件).ppt

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* * 2.一个8选一数据选择器的数据输入端有 个。 A.1 B.2 C.3 D.4 E.8 1.以下错误的是( ) a.数字比较器可以比较数字大小 b. 半加器可实现两个一位二进制数相加 c.编码器可分为普通全加器和优先编码器 d.上面描述至少有一个不正确 3.一个64选1的数据选择器有( )个选择控制信号输入端。 ① 6 ② 16 ③ 32 ④ 64 4.若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。 A.5 B.6 C.10 D.50 6.如图所示的电路,输出F的状态是(? ) A、A B、/A? C、1 D、0 5.译码器的输入地址线为4根,那么输出线为多少根( ) A、8 B、12 C、16 D、20 7.设两个四位二进制数A3A2A1A0和B3B2B1B0,问图示电路完成的功能是(? ) A、两个四位二制数相加 B、两个四位二制数相减 C、两个四位二制数大小比较D、两个四位二制数同比较 9.如图所示电路, 。 8. 16位输入的二进制编码器,其输出端有(??????)位。 A. 256?????????B. 4?????????C. 128?????????D. 3 D0D1D2D3D4D5D6D7 A B C(h) B 0 A D C F B 1 8:1多路选择器 1.图示电路,请改用与或非门来实现同样的逻辑功能。(输入允许反变量) 要求:(1)写出F的逻辑表达式; (2)列出相应的真值表,卡诺图; (3)画出符合要求的逻辑图。 2、试写出图示电路的表达式,并画出相应的输出波形。 3、试用两片3线—8线译码器CT74LS138集成电路扩展成4线—16线译码器,并加入必要的门电路实现一个判别电路,输入为4位二进制代码,当输入代码能被5整除时电路输出为1,否则为0。 4、用一片8选1数据选择器实现函数 F(a,b,c,d)= 写出设计过程,画出原理图。(下图为8选1数据选择器,A、B、C中C为地址输入的最高位,A为最低位) 5、设一个十进制数X,要求实现如下判别电路,当 1)3 X ≤ 5 时, 输出函数Y1为1; 2) X ≥ 6 时, 输出函数Y2为1; 要求输出函数Y1用与非门实现,且电路最简; 要求输出函数Y2用 一片八选一数据选择器实现,且电路最简; 6、已知一个组合逻辑电路的输入A、B、C和输出Z的波形如下图所示。要求: (1)写出输出函数Z的最简与或表达式,并用与非门实现该电路,画出最简逻辑图。 (2)用一片四选一数据选择器设计完成此逻辑功能的电路。四选一数据选择器逻辑符号如下图所示。 7、分析下面电路,写出分析过程并说明逻辑功能。 8.分析下图所示译码器电路,写出F1、F2的逻辑函数表达式。 9、试分析如图所示电路的功能,输入为 X = x1x2,输出为 Y = y4y3y2y1y0。 B3 A2 A3 四位加法器 B0 B2 C0 A1 B1 A0 S3 S2 S1 S0 C4 y3 x0 x1 y0 y2 y1 y4 10、写出右图的真值表及函数表达式,并用卡诺图化简。 D 0 1 D0D1D2D3D4D5D6D7 A B C(h) 8:1多路选择器 A B C F 11、已知函数F = A + B + C + D + ( A ⊕B ⊕C ⊕D),试完善如图所示电路。 D0D1D2D3D4D5D6D7 A B C(h) D C B F 8:1多路选择器 12、用74LS138及与非门实现下列多输出函数: F=∑m3(2,4,7) G1 G2A G2B A B C 74LS138 R +5V Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 G=∏M3(3,4,5)

文档评论(0)

花好月圆 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档